ВУЗ:
Составители:
Рисунок 1.15 - Современная классификация параллельных ВС
Кроме этого, выделен подкласс макроконвейерных (магистральных) ВС,
способных многократно решать одну и ту же вычислительную задачу. При этом
задача разбивается на последовательные части, каждая из которых выполняется
на отдельном процессоре (обрабатывающем устройстве). Выходные данные
одной части являются входными для следующей. За счет организации подобного
макроконвейера при многократном повторении расчетов с разными входными
данными получается существенный выигрыш в производительности.
Переходя к подклассам SIMD, видно, что к разрядно-последовательным
SIMD-системам можно отнести ассоциативные ВС, а к пословно-
последовательным — векторные и матричные. Систолические массивы можно
рассматривать как отдельный подкласс матричных архитектур.
Среди сильносвязанных MIMD-архитектур выделяют симметричные
мультипроцессоры (SMP), имеющие сосредоточенную общую память и
архитектуры с неоднородным доступом к памяти (NUMA), в которых логическая
общая память физически распределена по узлам системы.
Рисунок 1.15 - Современная классификация параллельных ВС Кроме этого, выделен подкласс макроконвейерных (магистральных) ВС, способных многократно решать одну и ту же вычислительную задачу. При этом задача разбивается на последовательные части, каждая из которых выполняется на отдельном процессоре (обрабатывающем устройстве). Выходные данные одной части являются входными для следующей. За счет организации подобного макроконвейера при многократном повторении расчетов с разными входными данными получается существенный выигрыш в производительности. Переходя к подклассам SIMD, видно, что к разрядно-последовательным SIMD-системам можно отнести ассоциативные ВС, а к пословно- последовательным — векторные и матричные. Систолические массивы можно рассматривать как отдельный подкласс матричных архитектур. Среди сильносвязанных MIMD-архитектур выделяют симметричные мультипроцессоры (SMP), имеющие сосредоточенную общую память и архитектуры с неоднородным доступом к памяти (NUMA), в которых логическая общая память физически распределена по узлам системы.
Страницы
- « первая
- ‹ предыдущая
- …
- 46
- 47
- 48
- 49
- 50
- …
- следующая ›
- последняя »