ВУЗ:
Составители:
Продолжение табл.
Мнемоника Описание команд Условное обозначение Число байт
ADC R То же, но с учётом переноса (A) ← (A) + (R) + (CY) 1
ADD M Сложение содержимого ячейки памяти
и аккумулятора
(A) ← (A) + ((H)(L)) 1
ADC M То же, но с учётом переноса (A) ← (A) + ((H)(L)) + (CY) 1
ADI data Сложение байта с содержимым акку-
мулятора
(A) ← (A) + (byte2) 2
ACI data Сложение байта с содержимым акку-
мулятора с учётом переноса
(A) ← (A) + (byte2) + (CY) 2
DAD RP Сложение содержимого пар регистров
B, C; D, E; H, L; SP с содержимым па-
ры H, L
(H)(L)←(H)(L) + (RH)(RL) 1
SUB R Вычитание содержимого регистра из
содержимого аккумулятора
(A) ← (A) – (R) 1
SBB R То же, но с заёмом (A) ← (A) – (R) – (CY) 1
SUB M Вычитание содержимого ячейки па-
мяти из содержимого аккумулятора
(A) ← (A) – ((H)(L)) 1
SBB M То же, но с заёмом (A) ← (A) – ((H)(L)) – (CY) 1
SUI data Вычитание байт из содержимого ак-
кумулятора
(A) ← (A) – (byte2) 2
SBI То же, но с учётом заёма (A) ← (A) – (byte2) – (CY) 2
INR R Увеличение содержимого регистра на
единицу
(R) ← (R) + 1 1
INR M Увеличение содержимого ячейки па-
мяти на единицу
((H)(L)) ← ((H)(L)) + 1 1
Мнемоника Описание команд Условное обозначение Число байт
DCR R Уменьшение содержимого регистра
на единицу
(R) ← (R) – 1 1
DCR M Уменьшение содержимого ячейки на
единицу
((H)(L)) ← ((H)(L)) + 1 1
INX RP Увеличение содержимого парных
регистров B, C; D, E; H, L; SP на еди-
ницу
((RH)(RL))←((RH)(RL)) + 1 1
DCX RP Уменьшение содержимого парных
регистров B, C; D, E; H, L; SP на еди-
ницу
((RH)(RL))←((RH)(RL)) – 1 1
ANA R Поразрядное логическое умножение
содержимого регистра аккумулятора
(A) ← (A)
∧
(R) 1
ANA M Поразрядное логическое умножение
содержимого ячейки памяти и аккуму-
лятора
(A) ← (A)
∧
((H)(L)) 1
ANI data Поразрядное логическое умножение
содержимого аккумулятора и байта
(A) ← (A)
∧
(byte2) 2
XRA R Поразрядное логическое ИЛИ над
содержимым регистра и аккумулято-
ра
(A) ← (A)
⊕
(R)
1
XRA M Поразрядное исключающее ИЛИ над
содержимым ячейки памяти и аккуму-
лятора
(A) ← (A)
⊕
((H)(L))
1
XRI data Поразрядное исключающее ИЛИ над
содержимым аккумулятора и байтом
(A) ← (A)
⊕
(byte2)
2
Мнемоника Описание команд Условное обозначение Число байт
ORA R Поразрядное логическое сложение
содержимого регистра и аккумулято-
ра
(A) ← (A)
∨
(R) 1
ORA M Поразрядное логическое сложение
содержимого ячейки памяти и акку-
мулятора
(A) ← (A)
∨
((H)(L)) 1
RI data Поразрядное логическое сложение
содержимого аккумулятора и байта
(A) ← (A)
∨
(byte2) 2
CMP R
Сравнение содержимого регистра и
(A) – (R) 1
Страницы
- « первая
- ‹ предыдущая
- …
- 12
- 13
- 14
- 15
- 16
- …
- следующая ›
- последняя »