ВУЗ:
Составители:
Рубрика:
Погрешность АЦП определяется неточностью ЦАП, зоной нечувстви-
тельности и смещением нуля компаратора, а также погрешностью схемы вы-
борки-хранения.
Поскольку в такой схеме ошибка в каком-либо разряде в дальнейшем не
корректируется, необходимо, чтобы время на “взвешивание” каждого разряда
было достаточно для затухания переходного процесса до уровня, соответ-
ствующего половине младшего разряда, и чтобы при разбалансе U
1
– U
0
на
это значение компаратора успел сработать. Общее время преобразования
t
пр
= t
вх
+n (t
з,к
+t
у
+t
ц
) + t
cб
,
где t
вх
– время, необходимое для фиксации U
вх
схемой ВХ; n – число разря-
дов; t
з,к
– время задержки, вносимое компаратором; t
у
– время установления
U
1
на входе ЦАП; t
ц
– время задержки цифровых элементов в схеме управле-
ния и срабатывания триггера; t
сб
– время для сброса ЦАП в исходное состоя-
ние, включая время, необходимое для синхронизации с началом такта.
Наибольшую долю в t
пр
обычно вносит t
у
, наибольшая величина которого
t
у
=(1+n)Т
э
ln2,
где T
э
– эквивалентная постоянная времени на входе ЦАП. Если на его выхо-
де включен ОУ, который полезен для уменьшения выходного сопротивления
и ускорения тем самым переходного процесса, то T
э
≈ 1/2p f
ср
(f
ср
– частота
среза ОУ по контуру обратной связи).
АЦП параллельного типа имеет существенно меньшее t
пр
(см. рис. 3.)
Здесь входная аналоговая величина U
0
с выхода схемы ВХ сравнивается с по-
мощью 2
n+1
– 1 компараторов с 2 (2
n
-1) эталонными уровнями, образованны-
ми делителями из резисторов равного сопротивления. При этом срабатывают
m младших компараторов, образующих на выходах схем И-НЕ нормальный
единичный код, затем который с помощью специального дешифратора ДШ
преобразуется в двоичный выходной сигнал.
14
Страницы
- « первая
- ‹ предыдущая
- …
- 12
- 13
- 14
- 15
- 16
- …
- следующая ›
- последняя »