Моделирование и исследование электронных устройств в системе Electronics Workbench. Нефедьев А.И - 100 стр.

UptoLike

Составители: 

после установки на входах D
0
... D
m
новой цифровой комбинации
при поступлении синхроимпульса С. Количество разрядов
записываемой цифровой информации определяется разрядностью
регистра, которая, в свою очередь, определяется количеством
триггеров, образующих этот регистр. Регистры памяти могут быть
реализованы на D-триггерах, если информация поступает на входы
регистра в виде однофазных сигналов и на RS-триггерах, если
информация поступает в виде
парафазных сигналов. В некоторых
случаях регистры могут иметь вход для установки выходов в
состояние “0”. Этот асинхронный вход называют входом R “сброса
триггеров регистра. На рис. 3.26 приведены схемы
четырехразрядных регистров памяти на D- и RS-триггерах,
синхронизируемых уровнем и фронтом синхроимпульсов (обычно
четыре триггера объединены в одном корпусе ИМС).
На рисунке 12 показаны регистры хранения на
D-триггерах,
синхронизируемых фронтом (а) и на RS-триггерах,
синхронизируемых фронтом (б). На рисунке 12,в показано УГО
регистра.
а б в
Рисунок 12
Регистры с последовательным приемом или выдачей
информации называются сдвиговыми регистрами или регистрами
сдвига. Они могут выполнять функции хранения и преобразования
информации (умножение и деление чисел двоичной системы
счисления, преобразование параллельного кода в последовательный
и наоборот и т.д.).
после установки на входах D0 ... Dm новой цифровой комбинации
при поступлении синхроимпульса С. Количество разрядов
записываемой цифровой информации определяется разрядностью
регистра, которая, в свою очередь, определяется количеством
триггеров, образующих этот регистр. Регистры памяти могут быть
реализованы на D-триггерах, если информация поступает на входы
регистра в виде однофазных сигналов и на RS-триггерах, если
информация поступает в виде парафазных сигналов. В некоторых
случаях регистры могут иметь вход для установки выходов в
состояние “0”. Этот асинхронный вход называют входом R “сброса”
триггеров    регистра.   На    рис.   3.26  приведены    схемы
четырехразрядных регистров памяти на D- и RS-триггерах,
синхронизируемых уровнем и фронтом синхроимпульсов (обычно
четыре триггера объединены в одном корпусе ИМС).
      На рисунке 12 показаны регистры хранения на D-триггерах,
синхронизируемых       фронтом    (а)    и  на    RS-триггерах,
синхронизируемых фронтом (б). На рисунке 12,в показано УГО
регистра.




          а                б                          в
                             Рисунок 12
      Регистры с последовательным приемом или выдачей
информации называются сдвиговыми регистрами или регистрами
сдвига. Они могут выполнять функции хранения и преобразования
информации (умножение и деление чисел двоичной системы
счисления, преобразование параллельного кода в последовательный
и наоборот и т.д.).