ВУЗ:
Составители:
Рубрика:
- 19 -
лежит в диапазоне значений 55...85 нс. Микросхемы выполнены по
n-канальной МОП-технологии и отличаются разнообразием в отноше-
нии структурных и схемотехнических решений, электрических пара-
метров конструкций корпуса. Однако у микросхем серии К132 име-
ются ряд свойств, важных для их практического использования:
единое напряжение питания 5 В, ТТЛ входные и выходные уровни
напряжений 0 и 1: входные - соответственно не более 0,8 В, не
менее 2 В, выходные - не более 0,4 В, не менее 2,4 В ; наличие
выходов с тремя состояниями, единая система сигналов управле-
ния: ^CS, ^W/R; способность работать на большую емкостную наг-
рузку (от 100 до 600 пФ для разных типов микросхем ), возмож-
ность снижения уровня энергопотребления при переходе в режим
хранения в 3-5 раз, а у некоторых микросхем - до 20 раз. Мик-
росхемы КР132РУ4А,Б, КМ132РУ5А,Б и КР132РУ6А,Б являются такти-
руемыми (КМ132РУ5А,Б - только в режиме записи), остальные мик-
росхемы этой серии - асинхронные. У микросхем КР132РУ4 и
КР132РУ6 адресные, управляющие и информационные сигналы фикси-
руются ("защелкиваются") на выходных усилителях-триггерах по
отрицательному перепаду сигнала ^CS . Поэтому для этих микрос-
хем необходимо обеспечить требуемое время удержания названных
сигналов относительно сигнала ^CS для их "захвата" входными
триггерами . После фиксации сигналы могут принимать произволь-
ные значения, например значения следующего цикла обращения. Для
обеспечения максимального быстродействия микросхем необходимо
адресные сигналы и сигналы управления формировать с длитель-
ностью фронта 2 нс.
Микросхемы динамических ОЗУ отечественного производства
представлены в основном серией К565. Она включает в свой состав
ряд микросхем , отличающихся не только своими характеристиками,
но и использованными в них структурными решениями. По входам и
выходу микросхемы серии К565 совместимы с ТТЛ-микросхемами. Для
обращения к микросхеме для записи и считывания информации необ-
ходимо подать код адреса строк А0-А6, одновременно с ними или с
некоторой (не нормируется) задержкой сигнал ^RAS , затем с нор-
мированной задержкой на время удержания адреса строк относи-
тельно сигнала ^RAS должен быть подан код адреса столбцов и че-
рез время установления - сигнал ^CAS. К моменту подачи кода ад-
реса столбцов на вход DI подводят записываемый бит информации,
который сигналом ^W/R при наличии ^CAS=0 фиксируется на входном
Страницы
- « первая
- ‹ предыдущая
- …
- 18
- 19
- 20
- 21
- 22
- …
- следующая ›
- последняя »