Составители:
между ними (рис. 1.11). Модель должна быть отображена на два независимых
микроконтроллера, связанных последовательным каналом.
Рис. 1.11. Модель двух независимых вычислителей, связанных
последовательным каналом
На первый взгляд не очень понятно, как АФБ “К” может быть отображен на
предлагаемую топологию целевых узлов, так как он должен быть отображен и
на uC1 и на uC2, что невозможно. Данное противоречие изображено на рис.
1.12.
Рис. 1.12. Невозможность отображения ФБ “К” на систему из двух
вычислителей
Данное противоречие возникло из-за того, что границы целевых узлов
очерчены некорректно. Функциональный блок “К” использует определенные
ресурсы микроконтроллеров, и именно их внутреннюю периферию.
Большинство периферийных интерфейсных расширителей являются
самостоятельными вычислителями, пусть даже и не всегда поддающимися
непосредственному программированию. Исходя из этого, необходимо
детализировать предложенное представление микроконтроллеров, чтобы
получить корректное разбиение вычислительной платформы на целевые узлы.
Корректное представление целевых узлов и отображение на них модели
представлено на рис. 1.13.
Рис. 1.13. Границы целевых узлов в системе двух независимых
микроконтроллеров
Представленное на рис. 1.13 отображение модели показывает, что помимо
традиционных вычислительных узлов (вычислительных ядер
микроконтроллеров), рассматривается такой целевой узел вычислительной
платформы, как асинхронный дуплексный канал связи. Хоть данный
вычислительный узел не предусматривает программирования, однако имеет
возможность конфигурирования скорости передачи данных, размера битовой
посылки, контроля целостности и т.д. Аналогичными вычислительными узлами
48
Страницы
- « первая
- ‹ предыдущая
- …
- 47
- 48
- 49
- 50
- 51
- …
- следующая ›
- последняя »
