Схемотехническое проектирование электронных средств. Селиванова З.М. - 18 стр.

UptoLike

Составители: 

18
Класс усиления АВ характеризуется следующими особенностями.
1. Обеспечивается высокий коэффициент полезного действия и
при этом формируются невысокие искажения выходного напряжения.
2. Применяется при проектировании выходных каскадов усилите-
лей мощности.
В классах усиления А, В и АВ рабочие точки на нагрузочной ли-
нии усилителя мощности по постоянному току расположены, как по-
казано на рис. 3.1 [2].
На рисунке 3.1 представлено семейство выходных статических ха-
рактеристик биполярного транзистора, на базе которого выполнен усили-
тель мощности, где J
к
ток коллектора транзистора, U
кэ
напряжение
коллектор-эмиттер, J
б
ток базы транзистора, Е
п
напряжение питания.
На нагрузочной прямой линии рабочая точка Т
А
, соответствую-
щая классу усиления А, выбирается в центре активной области,
приращения сигнала относительно рабочей точки должны быть
не более 40%.
Класс усиления А используется в однотактных усилителях.
В классе усиления В рабочая точка усилителя Т
В
смещается в
нижний участок линии нагрузки в режиме отсечки транзистора, при
котором J
B
= 0. Класс усиления В используется в двухтактных усили-
телях.
В классе усиления АВ рабочая точка Т
АВ
находится посередине
нагрузочной прямой на интервале между рабочими точками класса А
Т
А
и класса ВТ
В
.
Устройство усилителя мощности. Усилители мощности реали-
зуются по трансформаторной и бестрансформаторной схемам. В ос-
новном применяются бестрансформаторные схемы для упрощения
структуры усилителя, так как при этом исключаются объёмные эле-
ментытрансформаторы. В многокаскадных усилителях усилитель
мощности применяется в качестве выходного каскада. В усилителях
мощности реализуются следующие условия: обеспечивается низкое
выходное сопротивление, цепи отрицательной обратной связи форми-
руются по напряжению [1].
Описание лабораторного стенда и методические указания
Принципиальная электрическая схема усилителя показана на
рис. 3.2. Первый каскад построен по схеме с общим эмиттером на
транзисторе VT1. Предоконечный фазоинверсный каскад построен по
последовательной двухтактной схеме на транзисторах VT2(п-р-п) и
VT3(р-п-р) [3].