ВУЗ:
Составители:
71 
Наконец,  при  операциях  прямого  доступа  задатчиком  является  ВУ (кон-
кретнее, контроллер прямого доступа), а исполнителем – ОП. 
Другим  важным  принципом,  заложенным  в  структуру  магистрального  ин-
терфейса,  является  принцип  запроса-ответа (квитирования):  каждый  управ-
ляющий  сигнал,  посланный  задатчиком,  подтверждается  ответным  сигналом 
исполнителя. 
При отсутствии ответного сигнала исполнителя в течение заданного интер-
вала времени (обычно 10-20 мкс, так называемый тайм-аут) задатчик фиксирует 
ошибку обмена (исполнитель отсутствует, неисправен, выключен) и прекраща-
ет  данную  операцию.  Практически  квитирование  обычно  реализуется  так,  как 
показано на рис. 8.2. 
Рис. 8.2. Реализация квитирования 
Сигнал,  установленный  задатчиком  на  какой-либо  линии  магистрали,  рас-
пространяется  по  ней  и  через  некоторое  время  доходит  до  исполнителя.  По-
следний,  получив  сигнал  задатчика,  устанавливает  на  какой-то  другой  линии 
магистрали ответный сигнал, который также начинает распространяться по ма-
гистрали.  Через  некоторое  время  он  доходит  до  задатчика,  который,  получив 
этот сигнал, и,  удостоверившись  тем самым в том, что исполнитель присутст-
вует и нормально функционирует, снимает свой сигнал. Исполнитель, зафикси-
ровав прекращение действия сигнала задатчика, снимает свой сигнал, и процесс 
обмена сигналами  заканчивается.  Такой  принцип обмена  сигналами  позволяет 
выполнять операции на магистрали с максимально возможной для каждой пары 
«задатчик-исполнитель» скоростью при высокой надежности обмена. 
Третья  важная  особенность  архитектуры  рассматриваемых  ЭВМ  заключа-
ется  в  идентичности  подключения  к  системному  интерфейсу  всех  устройств 
ЭВМ, включая ОП и ЦП. 
В составе магистрали отсутствуют специальные линии или сигналы управ-
ления ВУ. Основным средством обмена информацией с ВУ являются упомяну-
тые выше операции чтения и записи. 
Идентичность  подключения  к  магистрали  ОП  и  ВУ  определяет  возмож-
ность использования в процессе управления ВУ весь набор команд процессора: 
пересылки, анализа содержимого, логических и арифметических операций. 
Схемы связи магистрали ЭВМ с ВУ (интерфейсы ВУ) имеют в своем соста-
ве  регистры,  через  которые  и  происходит  передача  информации.  Каждому  та-
кому регистру (а число их в зависимости от сложности интерфейса может коле-
баться  от 2 до 15-20) присваивается  определенный  адрес,  точно  так  же,  как  и 
ячейкам ОП. При этом адреса регистров ВУ и ячеек ОП не перекрываются. 
Страницы
- « первая
- ‹ предыдущая
- …
- 69
- 70
- 71
- 72
- 73
- …
- следующая ›
- последняя »
