ВУЗ:
Составители:
20
6 Микропроцессорный набор 80486
Микропроцессорный набор включает следующие микросхемы:
80486 − быстродействующий 32-разрядный МП;
82596СА − 32-разрядный сопроцессор LAN;
82320 − контроллер магистрали Micro Chanel (MCA);
82350 − контроллер магистрали EISA;
82С508 − микросхема программируемой логики, минимизирую-
щая объем оборудования основной платы.
МП 80486 использует CISC-архитектуру и обеспечивает програм-
мную совместимость с 80386 в 2−4 раза производительнее 80386
вследствие частичного применения RISC-архитектуры и
внутренней
128-разрядной шины данных, внутреннего ОЗУ емкостью 8 Кбайт,
реализации функций математического сопроцессора 80387, контрол-
лера кэш-памяти 82385. Система команд содержит набор команд
80386 и дополнительные команды.
МП содержит более 1 млн транзисторов, имеет тактовую частоту 25
или 33 МГц и размещен в 186-выводном корпусе с матричным рас-
положением выводов. В МП используются раздельные 32-разрядные
шины
адреса и данных, обеспечивающие в монопольном режиме
скорость передачи данных до 106 Мбайт/с (при тактовой частоте
33 МГц).
Сопроцессор 82596 оптимизирован для выполнения функций
файл-сервера, построения одно- и многопользовательских рабочих
станций и мини-компьютера. Сопроцессор использует при передаче
данных 32-разрядные шины и сигналы, что позволяет упростить со-
пряжение с арифметическими сопроцессорами
и системной магист-
ралью.
6 Микропроцессорный набор 80486 Микропроцессорный набор включает следующие микросхемы: 80486 − быстродействующий 32-разрядный МП; 82596СА − 32-разрядный сопроцессор LAN; 82320 − контроллер магистрали Micro Chanel (MCA); 82350 − контроллер магистрали EISA; 82С508 − микросхема программируемой логики, минимизирую- щая объем оборудования основной платы. МП 80486 использует CISC-архитектуру и обеспечивает програм- мную совместимость с 80386 в 2−4 раза производительнее 80386 вследствие частичного применения RISC-архитектуры и внутренней 128-разрядной шины данных, внутреннего ОЗУ емкостью 8 Кбайт, реализации функций математического сопроцессора 80387, контрол- лера кэш-памяти 82385. Система команд содержит набор команд 80386 и дополнительные команды. МП содержит более 1 млн транзисторов, имеет тактовую частоту 25 или 33 МГц и размещен в 186-выводном корпусе с матричным рас- положением выводов. В МП используются раздельные 32-разрядные шины адреса и данных, обеспечивающие в монопольном режиме скорость передачи данных до 106 Мбайт/с (при тактовой частоте 33 МГц). Сопроцессор 82596 оптимизирован для выполнения функций файл-сервера, построения одно- и многопользовательских рабочих станций и мини-компьютера. Сопроцессор использует при передаче данных 32-разрядные шины и сигналы, что позволяет упростить со- пряжение с арифметическими сопроцессорами и системной магист- ралью. 20
Страницы
- « первая
- ‹ предыдущая
- …
- 18
- 19
- 20
- 21
- 22
- …
- следующая ›
- последняя »