Проектирование структур АЛУ. Спиридонов В.В. - 58 стр.

UptoLike

Составители: 

58
ния нулевой мантиссы результата при ненулевом порядке его), ТИтриггер
исчезновения порядка (получения порядка меньше минимально представи-
мого в разрядной сетке порядка, т.е. «отрицательное переполнение» порядка),
остальные обозначения аналогичны ранее рассмотренным.
Микрооперации, реализуемые устройством, следующие:
А
1
: Вх1 := Р1[0 : p]подача на Вх1 порядка из регистра Р1,
А
2
: Вх1 := Р1[0].
]:1[
pР1
подача на Вх1 порядка из Р1 обратным кодом,
А
3
: Вх1 := Р1[(p+1) : (р+m+2)]подача на Вх1 мантиссы из Р1,
А
4
: Вх1 := Р1[p+1].
)]2(:)2[(
+++
mppР1
подача на Вх1 мантиссы из Р1
обратным кодом;
А
5
: Вх2 :=
]:0[
pР2
подача на Вх2 инверсии порядка из Р2,
А
6
: Вх2 := Р2[1: p]подача на Вх2 цифровых разрядов порядка Р2,
А
7
: Вх2 := Р2[(p+1) : (р+m+2)]аналогично А
3
,
А
8
: Вх2 := Р2[p+1].
)]2(:)2[(
+++
mppР2
аналогично А
4
А
9
: Р3[0 : p] := ВыхСм[0 : p]запись в Р3 порядка с выхода сумматора,
А
10
: РЗ[(p+1) : (р+m+2)]:= ВыхСм[(p+1) : (р+m+2) ]запись в регистр Р3
мантиссы с выхода сумматора,