Архитектуры процессоров. Ульянов М.В. - 66 стр.

UptoLike

Составители: 

- 66 -
12.3 Классические матричные системы - параллелизм объектов
Классические матричные системы реализую принцип - «одиночный поток
команд - множественный поток данных». Процессорная матрица состоит из
множества процессорных элементов (ПЭ) и одного устройства управления
(УУ). УУ одновременно передает всем ПЭ одну и ту же команду, поэтому на
всех ПЭ одновременно выполняется одна и та же операция
, но с разными дан-
ными. Для передачи данных между ПЭ используется синхронная сеть связи.
Схема классической матричной системы приведена на рис 12.3. Такая архитек-
тура ориентирована, прежде всего, на задачи обработки матриц и обработки
изображений.
Схема классического матричного процессора
Рис 12.3
Одной из первых реализаций такой матричной архитектуры была машина
ILLIAC - IV, разработанная во
второй половине 60-х годов в Иллинойском уни-
верситете и изготовленная фирмой «Барроуз». Другой пример - разрядно мо-
дульный матричный процессор - MPP (Massively Parallel Processor), разрабо-
танный фирмой Goodyear по заказу NASA для обработки изображений, переда-
ваемых из космоса.
ПЭ
Управляющий
процессор
Одиночный по-
ток команд
а1 в1 а2 в2 а3 в3 а4 в4
Матрица процессорных элементов,
объединенная синхронной
сетью связи
Множественный поток данных
ПЭ
ПЭ ПЭ
                                        - 66 -

12.3 Классические матричные системы - параллелизм объектов
     Классические матричные системы реализую принцип - «одиночный поток
команд - множественный поток данных». Процессорная матрица состоит из
множества процессорных элементов (ПЭ) и одного устройства управления
(УУ). УУ одновременно передает всем ПЭ одну и ту же команду, поэтому на
всех ПЭ одновременно выполняется одна и та же операция, но с разными дан-
ными. Для передачи данных между ПЭ используется синхронная сеть связи.
Схема классической матричной системы приведена на рис 12.3. Такая архитек-
тура ориентирована, прежде всего, на задачи обработки матриц и обработки
изображений.
                 Схема классического матричного процессора

            Множественный поток данных

      а1    в1   а2    в2   а3    в3      а4        в4
                                                         Одиночный по-
                                                          ток команд

           ПЭ         ПЭ         ПЭ            ПЭ


                                                         Управляющий
           Матрица процессорных элементов,                процессор
              объединенная синхронной
                     сетью связи




                                       Рис 12.3
     Одной из первых реализаций такой матричной архитектуры была машина
ILLIAC - IV, разработанная во второй половине 60-х годов в Иллинойском уни-
верситете и изготовленная фирмой «Барроуз». Другой пример - разрядно мо-
дульный матричный процессор - MPP (Massively Parallel Processor), разрабо-
танный фирмой Goodyear по заказу NASA для обработки изображений, переда-
ваемых из космоса.