ВУЗ:
Составители:
16
& Конъюнкция Бинарный
∨
Дизъюнкция Бинарный
Окончание табл. 1.1
Обозначение Оператор Тип
% Исключающее или Бинарный
++ Инкремент Унарный
-- Декремент Унарный
AL
Арифметический сдвиг влево Унарный
AR
Арифметический сдвиг вправо Унарный
LS
Простой сдвиг влево Унарный
RS
Простой сдвиг направо Унарный
LC
Циклический сдвиг влево Унарный
RC
Циклический сдвиг вправо Унарный
Рассмотрим эти операторы более детально.
Оператор подключения (=) описывает путь прохождения инфор-
мации в комбинационной схеме (табл. 1.2).
Таблица 1.2
Действие Пример
Подключение
MS
1=
RA
1
Подключение бит
MS
1[0/3]=
RA
1[4/7]
Оператор передача (:=) описывает запись информации в элемен-
ты памяти (табл. 1.3).
Таблица 1.3
Действие Пример
Запись
R
1:=
R
2,
R
1:=5,
CT
:=0
& Конъюнкция Бинарный ∨ Дизъюнкция Бинарный Окончание табл. 1.1 Обозначение Оператор Тип % Исключающее или Бинарный ++ Инкремент Унарный -- Декремент Унарный AL Арифметический сдвиг влево Унарный AR Арифметический сдвиг вправо Унарный LS Простой сдвиг влево Унарный RS Простой сдвиг направо Унарный LC Циклический сдвиг влево Унарный RC Циклический сдвиг вправо Унарный Рассмотрим эти операторы более детально. Оператор подключения (=) описывает путь прохождения инфор- мации в комбинационной схеме (табл. 1.2). Таблица 1.2 Действие Пример Подключение MS1=RA1 Подключение бит MS1[0/3]=RA1[4/7] Оператор передача (:=) описывает запись информации в элемен- ты памяти (табл. 1.3). Таблица 1.3 Действие Пример Запись R1:=R2, R1:=5, CT:=0 16
Страницы
- « первая
- ‹ предыдущая
- …
- 14
- 15
- 16
- 17
- 18
- …
- следующая ›
- последняя »