ВУЗ:
Составители:
18
ный режим заявляется для диапазона от –V
REF
до +V
REF
, отрицательное напряжение ограничено
величиной – 30 мВ.
12
Выводы модулей интерфейсов I
2
C или SPI для данного испытания конфигурируются как цифро-
вые входы.
13
Выводы сконфигурированы только для режима интерфейса I
2
C.
14
Характеристики сохранности данных Flash/EE-памяти справедливы как для памяти программ, так
и для памяти данных.
15
Надежность определяется как 100 000 циклов стирания/записи в соответствии с документом
«JEDEC Std. 22 Method A117» и измеряется в температурном диапазоне – 40 °С...+25 °С и
+85 °С. Типовая надежность при температуре +25 °С составляет 700 000 циклов стирания/записи.
16
Эквивалентное время сохранности при температуре перехода (T
J
) = +55 °C в соответствии с до-
кументом «JEDEC Std. 22 Method. A117». Интервал сохранности, основанный на значении энергии
активации 0,6 эВ, уменьшается с ростом температуры.
17
Потребление тока от источника измеряется для трех режимов: нормального, холостого, «питание
снято» при следующих условиях:
1) нормальный режим: RESET = 0,4 В, цифровые порты ввода/вывода отключены от на-
грузки, тактовая частота ядра меняется битами CD в регистре PLLCON, ядро выполняет
программный цикл во внутренней памяти;
2) холостой режим: RESET= 0,4 В, цифровые порты ввода/вывода отключены от нагрузки,
тактовая частота ядра меняется битами CD в регистре PLLCON, PCON.0 = 1, выполнение
программы приостановлено;
3) режим «питание снято»: RESET = 0,4 В, все контакты Р0 и контакты Р1.2 – Р1.7 = 0,4 В,
все прочие цифровые порты ввода/вывода отключены от нагрузки, тактовая частота ядра
меняется битами CD в регистре PLLCON, PCON.1 = 1, выполнение программы приостанов-
лено, тактовый генератор либо включен, либо выключен в соответствие с состоянием бита
OSC_PD (PLLCON.7) в регистре PLLCON.
18
Ток, потребляемый от источника DV
DD
во время выполнения цикла программирования или сти-
рания Flash/EE-памяти, увеличится приблизительно на 3 мА (при питании 3 В) и на 10 мА (при пита-
нии 5 В).
Микроконвертор спроектирован для работы с внешним кварцевым резо-
натором на частоту 32 768 Гц, из которой встроенная система ФАПЧ выраба-
тывает внутреннюю рабочую частоту 12,582 912 МГц. Эта частота поступает на
программируемый делитель, с выхода которого снимается рабочая тактовая
частота вычислительного ядра микропроцессорного устройства. Такая схема
организации тактирования позволяет ослабить вредное влияние паразитных
высокочастотных токов, протекающих по общей шине и шине питания устрой-
ства, на точность аналого-цифровых преобразований. Процессорное ядро пред-
ставляет собой микроконтроллер с системой команд, совместимой с набором
инструкций семейства 8051. Машинный цикл ядра состоит из двенадцати цик-
лов выбранной рабочей тактовой частоты.
Страницы
- « первая
- ‹ предыдущая
- …
- 16
- 17
- 18
- 19
- 20
- …
- следующая ›
- последняя »