ВУЗ:
Составители:
62
(1,572 864 МГц). Частота тактирования АЦП также вырабатывается из частоты
синхронизации ФАПЧ, причем, частота тактирования модуляторов АЦП совпа-
дает по величине с частотой кварцевого резонатора. Такой выбор схемы син-
хронизации гарантирует, что модуляторы и ядро всегда будут работать син-
хронно вне зависимости от значения тактовой частоты ядра.
PLLCON (регистр управления встроенной системой ФАПЧ)
OSC_PD
LOCK
– LTEA/ FINT CD2 CD1 CD0
Адрес D7h, значение после сброса 03h, битовая адресация отсутствует.
Через регистр PLLCON осуществляется управление встроенной системой
ФАПЧ. Назначение битов специального регистра PLLCON описано в табл. 1.18.
Таблица 1.18
Назначение битов специального регистра PLLCON
Бит Имя Описание
7 OSC__PD
Бит снятия питания с тактового генератора.
Устанавливается пользователем для остановки тактового генератора 32 кГц в
режиме «снятое питание».
Сбрасывается пользователем для разрешения работы тактового генератора 32
кГц в режиме «снятое питание». Эта возможность позволяет счетчику времен-
ного интервала (TIC) продолжать работать даже в режиме «снятое питание»
6 LOCK Бит прерывания при блокировке ФАПЧ. Этот бит доступен только для чтения.
Устанавливается автоматически при подаче питания для индикации того, что
система ФАПЧ правильно отслеживает тактовую частоту внешнего кварцевого
резонатора. Если цепь внешнего резонатора разорвется, то система ФАПЧ за-
виснет и ядро остановится.
Сбрасывается автоматически при подаче питания для индикации того, что сис-
тема ФАПЧ не отслеживает тактовую частоту внешнего резонатора. Это может
происходить из-за отсутствия тактовой частоты резонатора или самого внешне-
го резонатора при подаче питания. В этом режиме на выходе ФАПЧ может ге-
нерироваться частота 12,58 МГц ±20 %
5 – Зарезервирован для дальнейшего использования; должен быть сброшен
4 LTEA/ Чтение этого бита возвращает значение внешнего логического уровня на ножке
ЕА/, зафиксированное в момент подачи питания или сброса системы
3 FINT Бит быстрой реакции на прерывание.
Устанавливается пользователем для разрешения ускоренной реакции на любое
прерывание. Ускорение состоит в том, что прерывание будет обрабатываться
на более высокой тактовой частоте ядра вне зависимости от состояния битов
CD2-CD0 (см. ниже). Как только целевая программа возвращается из блока об-
работки прерывания, выполнение кода продолжается на прежней частоте ядра,
выбранной битами CD2-CD0.
Сбрасывается пользователем, чтобы запретить быструю реакцию на прерыва-
ние
Страницы
- « первая
- ‹ предыдущая
- …
- 60
- 61
- 62
- 63
- 64
- …
- следующая ›
- последняя »