Составители:
Рубрика:
131
2 32
ad s
f f
= ⋅ ⋅
При частоте дискретизации 48 кГц
3,072
ad
f = МГц. Стандартом допускается
использование не стандартных частот дискретизации: 22,05; 24,0; 88,2; 96,0; 176,4 и
192 кГц.
В интерфейсе AES3 для передачи цифровых данных по каналу связи используется
бифазная модуляция, при которой тактовая частота канального кода
ch
f
должна быть
вдвое выше частоты
ad
f
( 2
ch ad
f f
= ). При
s
f
=
48 кГц
6,144
ch
f = Мгц (
0,163
ch
T =
мкс), а спектр канального кода содержит две основные частоты - 6,144 и 3,072 Мгц и
занимает полосу от 100 кГц до 6 Мгц.
По стандарту AES3 передача цифровых данных производится с помощью витой
пары медных проводов в металлической оплетке (кабель STP) длиной до 100 м без
применения частотной коррекции (рис.11.7). При увеличении длины линии до 150 м с
помощью эквалайзера производится подъем АЧХ приемника на частоте 10 Мгц на 12
дБ. На входе и выходе интерфейса по стандарту должны использоваться трех
контактные разъемы XLR-3, у нас они известны под названием СГ-3.
Волновое сопротивление такой линии должно быть равно 110 Ом
10%
±
на
частотах
от
100
кГц
до
частоты
в
128
раз
выше
частоты
дискретизации
(6,144
МГц
).
В
соответствии
со
стандартом
на
выходе
и
входе
интерфейса
должны
использоваться
импульсные
трансформаторы
с
симметричным
выходом
/
входом
,
обеспечивающие
гальваническую
развязку
сигналов
.
При
использовании
трансформатора
по
двум
проводам
линии
сигналы
передаются
в
противофазе
,
а
шумы
и
помехи
наводятся
в
фазе
.
На
приемном
конце
интерфейса
с
помощью
операционного
усилителя
сигналы
суммируются
в
фазе
,
а
наводки
и
шумы
в
значительной
степени
при
этом
подавляются
.
Выходной
импеданс
трансформаторного
выхода
усилителя
мощности
передатчика
и
входной
импеданс
трансформаторного
входа
приемника
интерфейса
также
должны
быть
равны
110
Ом
в
диапазоне
от
100
кГц
до
6
Мгц
.
Максимальный
размах
выходного
сигнала
2…7
В
,
минимальный
размах
входного
сигнала
0,2
В
.
Фронты
импульсов
Рис.11.7. Схема интерфейса AES3
Передающая часть
Приемная часть
с эквалайзером EQ
Кабель витая пара
−
Рис.11.8. Блок-схема приемной части интерфейса AES3
Страницы
- « первая
- ‹ предыдущая
- …
- 129
- 130
- 131
- 132
- 133
- …
- следующая ›
- последняя »