Составители:
свистящих согласных. Существуют многополосные динамические процессоры, в которых
сжатие осуществляется индивидуально в каждой звуковой полосе.
2.5. Алгоритмы работы динамического процессора
Динамический процессор относится к регулятором прямого действия. Его
функциональная схема, приведенная на рис.2.21 , содержит две цепи – основной канал и
цепь прямого управления. В основном канале входной сигнал задерживается на время
D
, задаваемое числом выборок. Необходимость введения задержки связана с тем, что
при динамической обработке всегда управляющий сигнал запаздывает по отношению к
входному. Это прежде всего связано с тем, что в цепи управления производится
вычисление среднеквадратического значения напряжения с временем интеграции около
50…60 мс.
Кроме того, для повышения эффективности работы DP необходимо, чтобы
изменение коэффициента передачи начиналось несколько раньше, чем подъем (спад)
огибающей звукового сигнала сравняется с установленным пороговым значением. Такая
функция имеется почти у всех современных DP под названием look-ahead. Приведенная
схема может работать как лимитер, компрессор, экспандер или гейт, а при необходимости
выполнять все эти функции одновременно.
В зависимости от режима работы DP в цепи управления производится измерение
пикового
( )
peak
U j
или среднеквадратического значений
( )
rms
U j
входного напряжения, а
затем выполняется логарифмирование по основанию 2. В блоке
s
H
формируется
математическая модель статической передаточной характеристики, задаваемой
параметрами или в графической форме на дисплее в логарифмическом масштабе. Когда
на дисплее рисуется передаточная функция в этот блок автоматически водятся данные о
порогах работы лимитера, компрессора, экспандера и гейта (
, , ,l c e n
L L L L
), а также данные о
крутизне передаточной характеристики (
, , ,
l c e n
S S S S
) выше (или ниже) этих порогов.
Операция антилогарифмирования выполняется в блоке
2
G
. На выходе этого блока
формируется управляющий сигнал
( )f j
, соответствующий статической передаточной
функции. В блоке
d
H
по заданным значениям времени установления
у
Т
и времени
восстановления
в
Т
формируется математическая модель динамической передаточной
функции, которая определяет форму и длительность переходных процессов при
уменьшении и увеличении коэффициента передачи.
В умножителе основного канала под действием управляющего сигнала
( )g j
формируется динамически обработанный выходной сигнал
( ) ( ) ( )
out
U j g j U j D= ⋅ −
, (2.6)
46
l c, e, n
S ,S S S
l c e n
L , L , L , L
out
U( j)
in
U( j)
U( j D)
−
in
L (dB)
out
L (dB)
Измерение
уровня
s
H
G
2
2
log
Задержка
f (j)
d
H
peak
U( j)
rms
U( j)
G(dB)
g( j)
у
Т
в
Т
Рис.2.21. Функциональная схема динамического процессора
Страницы
- « первая
- ‹ предыдущая
- …
- 44
- 45
- 46
- 47
- 48
- …
- следующая ›
- последняя »
