ВУЗ:
Составители:
• наличие детектора пониженного напряжения питания (Brown-Out
Detector—BOD);
• полностью статическая архитектура, минимальная тактовая
частота равна нулю;
• арифметико-логическое устройство (АЛУ) подключено непосред-
ственно к регистрам общего назначения (32 регистра);
• большинство команд выполняются за один период тактового
сигнала;
• векторная система прерываний, поддержка очереди прерываний;
• наличие аппаратного умножителя.
• программное конфигурирование и выбор портов ввода/вывода;
• выводы могут быть запрограммированы как входные или как
выходные независимо друг от друга;
• входные буферы с триггером Шмитта на всех выводах;
• на всех входах имеются индивидуально отключаемые внутренние
подтягивающие резисторы сопротивлением 20,..50 кОм.
1.2.2 Периферийные устройства
• два 8-битных таймера/счетчика. Один из них может работать в
качестве часов реального времени (в асинхронном режиме);
• один 16-битный таймер/счетчик;
• сторожевой таймер;
• четыре канала ШИМ - сигнала. Разрешение формируемого
сигнала может составлять от 1 до 16 бит;
• аналоговый компаратор;
• 8 - канальный 10-битный АЦП последовательного приближения,
имеющий как несимметричные, так и дифференциальные входы;
• последовательный синхронный интерфейс SPI;
• последовательный двухпроводный интерфейс TWI (полный
аналог интерфейса I
2
С);
• полнодуплексный универсальный синхронный/асинхронный
приемо-передатчик (USART).
1.2.3 Архитектура микроконтроллера ATmega16
На Рис.1 приведена упрощенная схема архитектуры микроконтроллера
ATmega16. Включающая, все основные модули, а также меж модульные
связи.
4
Страницы
- « первая
- ‹ предыдущая
- …
- 2
- 3
- 4
- 5
- 6
- …
- следующая ›
- последняя »