Микроконтроллеры семейства AVR. Воробьева Г.С. - 41 стр.

UptoLike

Составители: 

два 16-битных регистра сравнения OCR1A, OCR1B;
два 8-битных регистра управления TCCR1A, TCCR1B.
TCCR1А $2F ($4F): регистр управления
бита
7 6 5 4 3 2 1 0
Имя бита СОМ1A1 СОМ1А0 СОМ1B1 СОМ1B0 FOC1A FOC1B WGM1l WGM10
Доступность R/W R/W R/W R/W R/W R/W R/W R/W
Биты регистра TCCR1А:
Название Описание
СОМ1A1:СОМ1А0
СОМ1В1:СОМ1В0
Режим работы блока сравнения. Эти биты определяют
состояние вывода Осnх при наступлении события
«Совпадение». Влияние содержимого этих битов на состояние
вывода зависит от режима работы таймера/счетчика
WGM1l:WGM10 Режим работы таймера/счетчика. Совместно с битами
WGM13:WGM12 регистра TCCR1B определяют режим работы
таймера/счетчика Т1
FOC1A
FOC1B
Принудительное изменение состояния вывода
ОС1А(ОС1В). При записи в бит FOC1 лог. 1 состояние вывода
ОС1А(ОС1В) изменяется в соответствии с установками битов
COM11x : COM10x регистра TCCR1A. Прерывание при этом
не генерируется и сброс таймера (в режиме СТС) не
производится. Эта функция доступна только в тех режимах,
которые не используются для
генерации сигнала с ШИМ. При
чтении бита всегда возвращается 0
Определение состояния вывода ОС1A(ОС1B) в режиме сравнения
COMlА1 COM1А0 Описание
0 0 Таймер/счетчик Т1 отключен от вывода ОС1А
0 1
Состояние вывода ОС1А меняется на противоположное
1 0 Вывод сбрасывается в 0
1 1 Вывод устанавливается в 1
TCCR1А $2E ($4E): регистр управления
бита 7 6 5 4 3 2 1 0
Имя бита ICNC1 ICES1 - WGM13 WGM12 CS12 CS11 CS10
Доступность R/W R/W R/W R/W R/W R/W R/W R/W
Биты регистра TCCR1B:
Брит Название Описание
7 ICNC1 Управление схемой подавления помех блока захвата.
Если бит сброшен в 0, схема подавления помех
выключена. Если бит установлен в 1, схема подавления
помех включена и захват осуществляется только в случае
четырех одинаковых выборок,
41