Составители:
155
выбираемую из следующего ряда: IRQ3, IRQ4, IRQ5, IRQ7, IRQ10, IRQ11,
IRQ12 или IRQ15.
КСв-31 поддерживает одну скорость обмена по магистрали МАПС –
1 Mbit/s.
В качестве соединителя для подключения к магистрали МАПС в
КСв-31 используется вилка типа DRB-9MA (МАПС). В качестве среды
передачи данных предполагается использование радиочастотного
коаксиального кабеля с волновым сопротивлением 75 Ом.
Испытательное напряжение гальванической развязки входных цепей
КСв-31 – 1250 В (эффективное значение).
КСв-31 имеет два светодиодных индикатора, отображающих его
работу: зелёный индикатор Rx - приём данных из магистрали, жёлтый
индикатор Tx - передача данных в магистраль.
Питание КСв-31 осуществляется от источника питания РС.
Используется один номинал выходного напряжения источника
питания: +5 V ±5 %. Потребляемый ток - не более 0,65 A.
Конструктивно КСв-31 выполнен в виде блока элементов на основе
четырехслойной печатной платы половинного размера формата IBM
PC/AT (длина – 185 мм, ширина – 122 мм), который устанавливается в
любой слот расширения интерфейса ISA.
Конструктивно КСв-31 выполнен на четырёхслойной печатной плате
половинного формата IBM PC/AT с односторонним расположением
элементов.
На крепёжном кронштейне КСв-31, выходящем на заднюю панель
РС, располагаются вилка МАПС, через которую осуществляется
подключение КСв-31 к магистрали МАПС и два светодиодных индикатора
(Tx и Rx), отображающих работу устройства. Расположение основных
элементов КСв-31 на печатной плате изображено на рисунке 4.9.
Функционально КСв-31 состоит из четырёх основных узлов:
– узел сопряжения с ISA;
– узел сигнального процессора ADSP-2181;
– узел связного контроллера SCN2652;
– узел сопряжения с МАПС (модем).
Центральным узлом КСв-31 является узел сигнального процессора
ADSP-2181, который управляет работой всего устройства.
ADSP-2181 – HARC-микропроцессор (Harvard Architecture Computer)
фирмы Analog Devices, который обладает производительностью 32 MIPS
при тактовой частоте 32 MHz и оптимизирован для высокоскоростной
цифровой обработки сигналов. ADSP-2181 имеет базовую архитектуру
семейства ADSP-2100 (три вычислительных устройства, два генератора
адресов данных и блок управления последовательностью выполнения
Страницы
- « первая
- ‹ предыдущая
- …
- 153
- 154
- 155
- 156
- 157
- …
- следующая ›
- последняя »