Вычислительная техника. Захаров Н.Г - 49 стр.

UptoLike

49
о Y
с
с
и
и
оХ
VT1
VT2
о
E
о
VT2
с
и
с
и
VT3
о
VT1
с
и
Х
Х
Y
о
E
о
Рис. 2.25. Инвертор
на р-МОП-транзисторах
Рис. 2.26. Схема ЛЭ И-НЕ
на р-МОП-транзисторах
Если на все входы подать напряжение, соответствующее логической единице
(–Е), то транзисторы VT2 и VT3 будут открыты и иметь низкое сопротивление, вы-
ходное напряжение будет близко к нулю (логический нуль). Схема ИЛИ-НЕ образу-
ется параллельным соединением переключательных транзисторов VT2 и VT3 и под-
соединением их объединенных стоков к истоку нагрузочного транзистора VT1
(рис. 2.27).
о
о
VT1
VT2
Yо
о
VT3
Х
Х
1
2
E
Рис. 2.27. Схема ЛЭ ИЛИ-НЕ на р-МОП-транзисторах
Если на любом из двух входов схемы напряжение соответствует логической
единице (–Е), то соответствующий транзистор открыт и имеет низкое сопротивление.
При этом на выходе будет напряжение близкое к нулю (логический нуль). Если на все
входы поданы логические нули, то все транзисторы будут закрыты и на выходе будет
напряжениеЕ.
1
2