ВУЗ:
Составители:
15
Шина адреса служит для определения адреса (номера) ячейки памяти
ОЗУ, ПЗУ или адреса устройства ввода/вывода, с которыми процессор обмени-
вается информацией в данный момент времени. Каждому устройству (кроме
процессора), каждой ячейке памяти в микропроцессорной системе присваива-
ется собственный адрес. Когда процессор выполняет команду, в поле адреса-
ции операндов которой указано внешнее устройство или микросхема памяти, то
выбранный в команде элемент схемы активизируется (выводится из Z-
состояния) и готовится к обмену информацией. Остальные устройства должны
находиться в высокоомном Z-состоянии, которое эквивалентно их отключению
от шины данных микропроцессорной системы. Шина адреса может быть одно-
направленной или двунаправленной, ее разрядность определяет максимальный
объем внешней памяти. Например, 16-разрядная шина адреса обеспечивает
подключение внешней памяти емкостью до 64 Кбайт (2
16
байт), 32-разрядная
шина – до 4 Гбайт (2
32
байт).
Шина управления – вспомогательная шина, сигналы которой задают раз-
личные режимы работы системы, она является индивидуальной для каждой мо-
дели процессора. Имеется ряд управляющих сигналов, которые используются в
большинстве микропроцессорных систем. К ним относятся сигналы чтения
RD
, записи
WR
, задающие направление передачи информации по шине дан-
ных при обращении к микросхемам памяти и портам ввода/вывода, сигнал
сброса
RESET
– для начального запуска системы. Подчеркивание сверху при
обозначении перечисленных сигналов шины управления означает, что актив-
ным уровнем является логический ноль. Чтобы выполнить, например, чтение
данных из памяти процессор должен сформировать на своем выходе
RD
на-
пряжение низкого уровня. Сигналы запроса прерываний IRQ позволяют реаги-
ровать программе на события, происходящие во внешних устройствах, с ми-
нимальной задержкой обнаруживать изменение уровня выходного сигнала уст-
ройства, подключенного к процессору.
Шина адреса служит для определения адреса (номера) ячейки памяти ОЗУ, ПЗУ или адреса устройства ввода/вывода, с которыми процессор обмени- вается информацией в данный момент времени. Каждому устройству (кроме процессора), каждой ячейке памяти в микропроцессорной системе присваива- ется собственный адрес. Когда процессор выполняет команду, в поле адреса- ции операндов которой указано внешнее устройство или микросхема памяти, то выбранный в команде элемент схемы активизируется (выводится из Z- состояния) и готовится к обмену информацией. Остальные устройства должны находиться в высокоомном Z-состоянии, которое эквивалентно их отключению от шины данных микропроцессорной системы. Шина адреса может быть одно- направленной или двунаправленной, ее разрядность определяет максимальный объем внешней памяти. Например, 16-разрядная шина адреса обеспечивает подключение внешней памяти емкостью до 64 Кбайт (216 байт), 32-разрядная шина – до 4 Гбайт (232 байт). Шина управления – вспомогательная шина, сигналы которой задают раз- личные режимы работы системы, она является индивидуальной для каждой мо- дели процессора. Имеется ряд управляющих сигналов, которые используются в большинстве микропроцессорных систем. К ним относятся сигналы чтения RD , записи WR , задающие направление передачи информации по шине дан- ных при обращении к микросхемам памяти и портам ввода/вывода, сигнал сброса RESET – для начального запуска системы. Подчеркивание сверху при обозначении перечисленных сигналов шины управления означает, что актив- ным уровнем является логический ноль. Чтобы выполнить, например, чтение данных из памяти процессор должен сформировать на своем выходе RD на- пряжение низкого уровня. Сигналы запроса прерываний IRQ позволяют реаги- ровать программе на события, происходящие во внешних устройствах, с ми- нимальной задержкой обнаруживать изменение уровня выходного сигнала уст- ройства, подключенного к процессору. 15
Страницы
- « первая
- ‹ предыдущая
- …
- 13
- 14
- 15
- 16
- 17
- …
- следующая ›
- последняя »