Сигнальные процессоры. Аксенов В.П. - 44 стр.

UptoLike

Составители: 

44
Таблица 5. Режимы начальной загрузки процессора
MODE D
MODE C
MODE B
MODE A
Режим работы
x
х
0
0
1
1
0
0
1
1
1
1
0
1
0
0
0
0
0
0
0
1
0
1
Полный режим. Перед выполнением программы
процессор читает первые 32 слова из порта BDMA
Полный режим. Начальной загрузки нет. Програм-
ма стартует с нулевого адреса внешней памяти.
Хост-режим. Перед выполнением программы
процессор читает первые 32 слова из порта BDMA
Хост-режим. Перед выполнением программы
процессор записывает во внутреннюю память про-
извольное количество слов из порта IDMA.
Хост-режим. Перед выполнением программы
процессор читает первые 32 слова из порта BDMA
Хост-режим. Перед выполнением программы
процессор записывает во внутреннюю память
произвольное количество слов из порта IDMA
1
.
процессором как входы управления MODE только во время импульса сброса
RESET . После окончания импульса при выполнении программы они переклю-
чаются и служат входами или выходами флагов PF. Например, вывод MODE C
мультиплексируется и после сброса системы применяется в качестве сигнала
PF2. Если D = 1, то переключение не выполняется и выводы MODE/PF могут
использоваться только как сигналы управления MODE при выполнении про-
граммы. Альтернативное применение функций этих сигналов в данном случае
невозможно.
3.3. Подключение устройств к сигнальному процессору
Внешние устройства (клавиатура, индикаторы, кнопки и т.п.) могут под-
ключаться непосредственно к восьми программируемым выводам процессора
флагам общего назначения PF0:7. В регистр PFTYPE необходимо записать во-
семь бит, чтобы определить направление сигнала по отдельному флагу (рис.
26). Разряды 15-8 используются портом BDMA и для задания конфигурации
1
Отличается от MODE D = 0 другим способом формирования сигнала управления J
Таблица 5. Режимы начальной загрузки процессора
MODE D MODE C MODE B MODE A                                     Режим работы
       x         0         0          0     Полный режим. Перед выполнением программы
                                            процессор читает первые 32 слова из порта BDMA
       х         0         1          0     Полный режим. Начальной загрузки нет. Програм-
                                            ма стартует с нулевого адреса внешней памяти.
       0         1         0          0     Хост-режим. Перед выполнением программы
                                            процессор читает первые 32 слова из порта BDMA
       0         1         0          1     Хост-режим. Перед выполнением программы
                                            процессор записывает во внутреннюю память про-
                                            извольное количество слов из порта IDMA.
       1         1         0          0     Хост-режим. Перед выполнением программы
                                            процессор читает первые 32 слова из порта BDMA
       1         1         0          1     Хост-режим. Перед выполнением программы
                                            процессор записывает во внутреннюю память
                                            произвольное количество слов из порта IDMA1.



процессором как входы управления MODE только во время импульса сброса
RESET . После окончания импульса при выполнении программы они переклю-

чаются и служат входами или выходами флагов PF. Например, вывод MODE C
мультиплексируется и после сброса системы применяется в качестве сигнала
PF2. Если D = 1, то переключение не выполняется и выводы MODE/PF могут
использоваться только как сигналы управления MODE при выполнении про-
граммы. Альтернативное применение функций этих сигналов в данном случае
невозможно.


           3.3. Подключение устройств к сигнальному процессору


           Внешние устройства (клавиатура, индикаторы, кнопки и т.п.) могут под-
ключаться непосредственно к восьми программируемым выводам процессора –
флагам общего назначения PF0:7. В регистр PFTYPE необходимо записать во-
семь бит, чтобы определить направление сигнала по отдельному флагу (рис.
26). Разряды 15-8 используются портом BDMA и для задания конфигурации


1
    Отличается от MODE D = 0 другим способом формирования сигнала управления J



                                                   44