Составители:
выходной сигнал элемента D1 , т. е.
;CS
входным сигналом
R
- выходной
сигнал элемента D2 , т. е.
.RC
D – триггер (триггер задержки) . В синхронных триггерах в промежут-
ке между синхроимпульсами выходные напряжения не изменяются. Это позво-
ляет создать на основе синхронизируемых RS – триггеров триггеры задержки –
D – триггеры (от английского слова DELAY – задержка).
Логическое уравнение этого триггера можно получить, если в (4.12) за-
менить сигнал S на сигнал D , а сигнал R – на инверсию сигнала D :
.
1
Q
D
C
D
C
Q
n
n
n
n
n
n
∨=
+
(4.13)
Воспользовавшись правилом Де Моргана, (4.13) можно представить в
более удобной форме, чтобы реализовать D – триггер на логических элементах
И – НЕ :
.])[(
1 nnn
n
nnn
QDCCDCQ =
+
(4.14)
На рис. 4. 4,
а изображена схема, а на рис. 4. 4, б – условное графическое
изображение D – триггера, в основе работы которого лежит то, что он принима-
ет информацию по входу D . Информация записывается в триггер при поступ-
лении тактирующего импульса, а на выходе появляется в момент окончания
тактирующего импульса. Эта информация может быть использована, когда
придет следующий тактирующий импульс, т. е. в следующем такте. Это и объ-
ясняет, почему D –триггер – элемент задержки на один такт.
53
Страницы
- « первая
- ‹ предыдущая
- …
- 51
- 52
- 53
- 54
- 55
- …
- следующая ›
- последняя »