ВУЗ:
Составители:
Рубрика:
31
РгQ
СДR
3.3. Операционная часть
Операционная часть включает в себя :
АЛУ - арифметико- логическое устройство с двумя входами R и S и выходом
результата F.
АЛУ выполняет восемь операций (табл.3.2) и формирует 6 признаков :
С 4 - перенос из старшего разряда;
G - сигнал генерации (если есть две единицы хотя бы в одном разряде);
P
- сигнал прозрачности (если есть входной перенос С 0=1 и хотя бы
одна единица в старшем разряде);
OVR – сигнал переполнения (результат операции в дополнительном
коде занял знаковый разряд);
F3 - знак результата (бит старшего разряда результата );
Z - признак нуля.
С 0 - сигнал переноса с предыдущей разрядной секции;
МИД - мультиплексор источника данных:
- с шины данных D3÷D0;
- с РгА;
- с РгВ ;
- с РгQ;
- 0 (потенциал земли);
МВД - мультиплексор выходных данных, имеющий два входа :
- F результата АЛУ;
- непосредственно с РгА;
БР - буферный регистр (выходной буфер);
OE - сигнал разрешения подключения процессорной секции к шине данных;
Y3÷Y0 - шина выходных данных.
3.4. Управляющая часть
Управляющая часть содержит три дешифратора, которые формируют
сигналы управления микропроцессорной секцией.
Вспомогательный регистр и его сдвигатель СДR на один
разряд вправо/ влево (как СДА)
31
Р гQ В спом огательны йрегистр и егосдвигательС Д R на один
СДR разряд вправо/влево(как С Д А)
3.3. О перац ионная ч асть
О перац ионная ч астьвклю ч аетвсебя:
АЛ У - ариф м етико-логич еское устройствос двум я вх одам и R и S и вы х одом
результата F.
АЛ У вы полняетвосем ьоперац ий (табл.3.2) и ф орм ирует6 признаков:
С 4 - перенос из старш егоразряда;
G - сигнал генерац ии (если естьдве единиц ы х отя бы водном разряде);
P - сигнал прозрач ности (если естьвх одной перенос С 0=1 и х отя бы
одна единиц а встарш ем разряде);
OVR – сигнал переполнения (результат операц ии в дополнительном
коде занял знаковы й разряд);
F3 - знак результата (битстарш егоразряда результата);
Z - признак нуля.
С 0 - сигнал переноса с преды дущ ейразрядной секц ии;
М И Д - м ультиплексор источ ника данны х :
- с ш ины данны х D3÷D0;
- с РгА;
- с РгВ ;
- с РгQ;
- 0 (потенц иал зем ли);
М ВД - м ультиплексор вы х одны х данны х , им ею щ ийдва вх ода:
- F результата АЛ У ;
- непосредственнос РгА;
Б Р - буф ерны йрегистр (вы х однойбуф ер);
OE - сигнал разреш ения подклю ч ения проц ессорнойсекц ии к ш ине данны х ;
Y3÷Y0 - ш ина вы х одны х данны х .
3.4. У правляю щ ая ч асть
У правляю щ ая ч асть содерж ит три деш иф ратора, которы е ф орм ирую т
сигналы управления м икропроц ессорнойсекц ией.
Страницы
- « первая
- ‹ предыдущая
- …
- 29
- 30
- 31
- 32
- 33
- …
- следующая ›
- последняя »
