Архитектура микроконтроллеров семейства MCS-51. Бояринов А.Е - 6 стр.

UptoLike

Составители: 

Контрольные вопросы …………………………………………
СПИСОК ЛИТЕРАТУРЫ …………………………………..
Приложение. СИСТЕМА КОМАНД МИКРОКОНТРОЛ-
ЛЕРА INTEL 8051
…………………………………………………………………..
ВВЕДЕНИЕ
С 80-х годов XX века в микропроцессорной технике выделился самостоятельный класс интеграль-
ных схем однокристальные микроконтроллеры, которые предназначены для встраивания в приборы
различного назначения. От класса однокристальных микропроцессоров их отличает наличие внутрен-
ней памяти, развитые средства взаимодействия с внешними устройствами.
Широкое распространение получили 8-разрядные однокристальные микроконтроллеры семейства
MCS-51. Это семейство образовалось на основе микроконтроллера Intel 8051, получившего большую
популярность у разработчиков микропроцессорных систем контроля благодаря удачно спроектирован-
ной архитектуре. Архитектура микроконтроллера это совокупность внутренних и внешних программ-
но-доступных аппаратных ресурсов и системы команд.
Впоследствии фирма Intel выпустила около 50 моделей на базе операционного ядра микроконтрол-
лера Intel 8051. Одновременно многие другие фирмы, такие как Atmel, Philips, начали производство
своих микроконтроллеров, разработанных в стандарте MCS-51. Существует также и отечественный
аналог микроконтроллера Intel 8051 – микросхема К1816ВЕ51.
1 СТРУКТУРА МИКРОКОНТРОЛЛЕРА INTEL 8051
Микроконтроллер Intel 8051 выполнен на основе высокоуровневой n-МОП технологии. Его основ-
ные характеристики следующие:
восьмиразрядный центральный процессор, оптимизированный для реализации функций управле-
ния;
встроенный тактовый генератор (максимальная частота 12 МГц);
адресное пространство памяти программ – 64 Кбайт;
адресное пространство памяти данных – 64 Кбайт;
внутренняя память программ – 4 Кбайт;
внутренняя память данных – 128 байт;
дополнительные возможности по выполнению операций булевой алгебры (побитовые операции);
32 двунаправленные и индивидуально адресуемые линии ввода/вывода;
два 16-разрядных многофункциональных таймера/счетчика;
полнодуплексный асинхронный приемопередатчик (последовательный порт);
векторная система прерываний с двумя уровнями приоритета и пятью источниками событий.