Основы схемотехники цифровых устройств. Конспект лекций. Брякин Л.А. - 103 стр.

UptoLike

Составители: 

Чтобы построить суммирующий счётчик достаточно к входу синхронизации
каждого следующего триггера подключить инверсный выход предыдущего триг-
гера или снять информацию с инверсных выходов триггеров.
На рисунке 4.7 предложена схема суммирующего счётчика на JK-триггерах
и временные диаграммы его работы.
Q0
Xсч
Xсч
Q0
Q1
Q2
J
C
T
K
T
Q1
J
C
T
K
T
Q2
J
C
T
K
T
+5B
D1
D2 D3
Рис. 4.7. – Суммирующий счётчик на JK-триггерах и временные
диаграммы его работы
Предполагается, что JK-триггеры выполнены по технологии ТТЛ. Для того,
чтобы превратить JK-триггеры в асинхронные T-триггеры, на входы J и K следует
подать уровень логической единицы. Для ТТЛ уровень единицы формируется
подключением входов J и K к источнику напряжения 5В через резистор, как это
сделано на схеме. Поскольку триггеры двухступенчатые, выходные триггеры ме-
няют состояния по спадающему фронту сигнала, подаваемого на синхровходы.
Учитывая это, можно проверить правильность предложенных диаграмм. Как и в
предыдущем случае временные диаграммы строятся сначала для Q0, затем для
     Чтобы построить суммирующий счётчик достаточно к входу синхронизации
каждого следующего триггера подключить инверсный выход предыдущего триг-
гера или снять информацию с инверсных выходов триггеров.
     На рисунке 4.7 предложена схема суммирующего счётчика на JK-триггерах
и временные диаграммы его работы.


      +5B
                                 Q0                Q1               Q2
                         D1                D2               D3
                     J TT              J TT             J TT
         Xсч
                     C                 C                C
                     K                 K                K



            Xсч

            Q0

            Q1

            Q2




     Рис. 4.7. – Суммирующий счётчик на JK-триггерах и временные
     диаграммы его работы
     Предполагается, что JK-триггеры выполнены по технологии ТТЛ. Для того,
чтобы превратить JK-триггеры в асинхронные T-триггеры, на входы J и K следует
подать уровень логической единицы. Для ТТЛ уровень единицы формируется
подключением входов J и K к источнику напряжения 5В через резистор, как это
сделано на схеме. Поскольку триггеры двухступенчатые, выходные триггеры ме-
няют состояния по спадающему фронту сигнала, подаваемого на синхровходы.
Учитывая это, можно проверить правильность предложенных диаграмм. Как и в
предыдущем случае временные диаграммы строятся сначала для Q0, затем для