Основы схемотехники цифровых устройств. Конспект лекций. Брякин Л.А. - 15 стр.

UptoLike

Составители: 

корпуса К55ЛА3 идентифицированы как DD2.1 и DD2.2, а элемент микросхемы
назван DD1.1.
Чтобы микросхемы выполняли логические функции надо подвести питаю-
щее напряжение: к выводам 7 микросхем следует подключить минус пятивольто-
вого источника напряжения, а к выводам 14 микросхем следует подключить
плюс того же источника. Входные и выходные переменные задаются относитель-
но выводов 7, то есть относительно
отрицательного полюса источника напряже-
ния питания.
Синтезированное устройство можно отнести к классу комбинационных уз-
лов, то есть к цифровым узлам, не содержащим запоминающие элементы. Всякое
изменение состояний входных сигналов может привести к изменению состояния
выходного сигнала с минимальной задержкой, определяемой лишь задержкой в
прохождении информации через используемые элементы. Быстродействие опре-
деляется возможностями используемых элементов. Для выбранных элементов
максимальная задержка в формировании правильного значения выходного сигна-
ла в ответ на изменение входных сигналов не превышает задержки двух элемен-
тов (рис.1.2,г) и не более (22+15)нсек (наносекунд) [5], где 22нсек - задержка эле-
мента К555ЛЛ1, а задержка элемента К555ЛА3 – не более 15нсек.
Булева алгебра позволяет успешно решать задачи синтеза комбинационных
схем, выполняющих операции над двоичными числами или двоичными перемен-
ными. Некоторые примеры применения булевой алгебры для описания функцио-
нирования комбинационных узлов будут предложены ниже. Но булева алгебра
позволяет решать и задачи анализа комбинационных схем с целью проверки их
работоспособности, понимания принципов работы устройства
или с целью упро-
щения, минимизации получаемых при анализе функций. Исходным материалом
при этом может быть принципиальная схема устройства. При известной принци-
пиальной схеме комбинационного узла достаточно путём перебора всех возмож-
ных состояний входных сигналов составить таблицу истинности выходных сигна-
лов, что позволяет затем выполнить анализ работы устройства и упростить
уст-
ройство при необходимости путём минимизации и проектирования новой схемы.
корпуса К55ЛА3 идентифицированы как DD2.1 и DD2.2, а элемент микросхемы
назван DD1.1.
     Чтобы микросхемы выполняли логические функции надо подвести питаю-
щее напряжение: к выводам 7 микросхем следует подключить минус пятивольто-
вого источника напряжения, а к выводам 14 микросхем следует подключить
плюс того же источника. Входные и выходные переменные задаются относитель-
но выводов 7, то есть относительно отрицательного полюса источника напряже-
ния питания.
     Синтезированное устройство можно отнести к классу комбинационных уз-
лов, то есть к цифровым узлам, не содержащим запоминающие элементы. Всякое
изменение состояний входных сигналов может привести к изменению состояния
выходного сигнала с минимальной задержкой, определяемой лишь задержкой в
прохождении информации через используемые элементы. Быстродействие опре-
деляется возможностями используемых элементов. Для выбранных элементов
максимальная задержка в формировании правильного значения выходного сигна-
ла в ответ на изменение входных сигналов не превышает задержки двух элемен-
тов (рис.1.2,г) и не более (22+15)нсек (наносекунд) [5], где 22нсек - задержка эле-
мента К555ЛЛ1, а задержка элемента К555ЛА3 – не более 15нсек.
     Булева алгебра позволяет успешно решать задачи синтеза комбинационных
схем, выполняющих операции над двоичными числами или двоичными перемен-
ными. Некоторые примеры применения булевой алгебры для описания функцио-
нирования комбинационных узлов будут предложены ниже. Но булева алгебра
позволяет решать и задачи анализа комбинационных схем с целью проверки их
работоспособности, понимания принципов работы устройства или с целью упро-
щения, минимизации получаемых при анализе функций. Исходным материалом
при этом может быть принципиальная схема устройства. При известной принци-
пиальной схеме комбинационного узла достаточно путём перебора всех возмож-
ных состояний входных сигналов составить таблицу истинности выходных сигна-
лов, что позволяет затем выполнить анализ работы устройства и упростить уст-
ройство при необходимости путём минимизации и проектирования новой схемы.