ВУЗ:
Составители:
Рубрика:
18
низкий уровень напряжения, т.е.
Y = 0. При подаче низкого входного
уровня сигнала (
Х = 0) состояние транзисторов меняется на
противоположное, и теперь выход инвертора окажется подключенным
через открытый канал с сопротивлением около 500 Ом транзистора VT2 к
шине питания и на выходе будет высокий уровень напряжения, т.е
. Y = 1.
Благодаря применению полевых транзисторов с изолированным затвором
для управления КМОП – ИС требуются очень низкие мощности сигналов,
так ток затвора не превышает 1 нА.
Рис. 1. 6. Схемотехника КМОП – ЦИС
Рассмотренная схема инвертора является основой для построения ЛЭ
других типов. На рис. 1.6,
б и в приведены схемы, реализующие функции
2ИЛИ-НЕ и 2И-НЕ. В схеме ИЛИ-НЕ инвертор на транзисторах VT1 и
VT2 подключается к шине питания через транзистор VT3. При подаче на
оба входа низкого уровня транзисторы VT1 и VT4 запираются, а
транзисторы VT2 и VT3 отпираются. Следовательно, на выходе появится
высокий уровень напряжения. Если на один
или оба входа подать
напряжение высокого уровня, транзисторы VT2 и VT3 запираются, а один
или оба нижних транзистора открываются, и на выходе будет низкий
уровень напряжения.
В схеме И-НЕ инвертор на транзисторах VT1 и VT2 подключается к
шине “земля” через транзистор VT3, а VT4 подключается параллельно
верхнему транзистору инвертора. При подаче на один или оба
входа
напряжения низкого уровня один из нижних транзисторов будет всегда
заперт, а один из верхних открыт и на выходе будет высокий уровень
напряжения. Для получения низкого уровня напряжения на выходе
необходимо, чтобы оба нижних транзистора были открыты, а оба верхних
транзистора – закрыты. Такое состояние возможно только в том случае,
если на
оба входа одновременно подается высокий уровень напряжения.
21
XXY ∨=
21
XXY =
+Е
п
X
а
+Е
п
X
1
X
2
VT1
VT2
VT3
VT4
б
+Е
п
X
1
X
2
VT1
VT2
VT3
VT4
в
XY =
Страницы
- « первая
- ‹ предыдущая
- …
- 17
- 18
- 19
- 20
- 21
- …
- следующая ›
- последняя »
