Проектирование ЭВМ. Довгий П.С - 23 стр.

UptoLike

23
Изображение на структурной схеме (n=8).
BasC
7 0
SP SP+, SP-
BasA BasC
Микрооперации с использованием регистра:
SP+ синхронизированный сигнал инкремента
(SP-) синхронизированный сигнал декремента
SP=BasC – синхронизированная запись с шины BasC
BasA=SP – выбор SP как источника 8-битового адреса на адресную шину
BasC=SP – чтение SP на шину BasC
4.2.2. Адресуемая память RAM
1. lpm_ram_dq память типа RAM, n-разрядное слово памяти, запись и
чтение по m-разрядному адресу adr[m], раздельные входы записи d[n] и
выхода
чтения q[n]. Программируются значения n и m.
Можно рассматривать RAM как множество адресуемых регистров-
защелок с интегрированным декодером адреса и управлением записью и
чтением.
В проекте используются два типа памяти Ram:
восьмиразрядная иерархическая память RAM с 8-разрядным адресом,
включающая Data и SFR;
восьмиразрядная расширенная память данных Xram с 16-битовым адресом.
Изображение на функциональной схеме RAM
в MaxPlus.
adr[8] q[8]
d[8]
RAM
We