ВУЗ:
Составители:
156
байт защелкивается в регистре-защелке формирователя младшего байта адреса, что
обеспечивает присутствие младшего байта адреса на адресной шине в течение всего
цикла передачи данных.
Для формирования буферизированной шины данных D0…D7 используется
формирователь сигналов данных, выполненный на микросхеме шинного формиро-
вателя. Шина данных - двунаправленная шина. Для управления направлением пере-
дачи сигналов через шинный формирователь используются управляющие сигналы
чтения RD и записи WR, формируемые микропроцессором.
Все формирователи шины адреса и шины данных управляются также сигна-
лом HLDA (разрешение захвата шин), который переводит их выходы в высокоимпе-
дансное состояние при переводе микропроцессора в режим захвата шин.
Сигнал RESOUT является выходом начальной установки и указывает на то,
что был произведен сброс микропроцессора. Используется для начальной установки
других компонентов ПРЦ.
Сигнал IO/M указывает на устройство, с которым микропроцессор будет об-
мениваться информацией: устройство ввода-вывода (IO) или память (M).
Сигналы S0 и S1 являются сигналами о внутреннем состоянии микропроцес-
сора и указывают на тип машинного цикла, который выполняет микропроцессор.
Сигналы состояния микропроцессора, а также сигналы управления чтением и запи-
сью RD и WR поступают на формирователь шины управления системной магистра-
ли центрального процессора. Системные управляющие сигналы используются для
управления периферийными устройствами микроконтроллера.
Сигнал INTA – подтверждение прерывания выдается взамен сигнала RD как
реакция на прерывание INTR. Используется для управления контроллером прерыва-
ний.
CLR – выход синхроимпульсов тактового генератора для системной синхро-
низации.
Память ПРЦ 10 представлена постоянным запоминающим устройством ПЗУ и
оперативным запоминающим устройством ОЗУ. ПЗУ предназначено для хранения
системных программ, констант и постоянных программ пользователя. ОЗУ исполь-
зуется для хранения оперативных данных и технологической программы.
ПЗУ выполнено на микросхемах постоянной памяти с ультрафиолетовым сти-
ранием информации типа К573РФ4. Гарантированный срок хранения записанной
информации для этих микросхем составляет 25000 часов. Для регенерации записан-
ной информации и обеспечения неограниченного срока ее хранения в ПЗУ в составе
ПРЦ имеется формирователь сигнала записи ПЗУ. При необходимости регенерации
ПЗУ на микросхемы подается напряжение программирования и производится по-
очередное чтение ячеек памяти с повторной записью в них прочитанной информа-
ции. Перезапись (регенерация) памяти происходит без предварительного стирания
имеющейся в ней информации.
Функционально ПЗУ разделено на память системных программ и констант
емкостью 32 Кбайт и память пользователя емкостью 8 Кбайт. Системное ПЗУ про-
байт защелкивается в регистре-защелке формирователя младшего байта адреса, что
обеспечивает присутствие младшего байта адреса на адресной шине в течение всего
цикла передачи данных.
Для формирования буферизированной шины данных D0…D7 используется
формирователь сигналов данных, выполненный на микросхеме шинного формиро-
вателя. Шина данных - двунаправленная шина. Для управления направлением пере-
дачи сигналов через шинный формирователь используются управляющие сигналы
чтения RD и записи WR, формируемые микропроцессором.
Все формирователи шины адреса и шины данных управляются также сигна-
лом HLDA (разрешение захвата шин), который переводит их выходы в высокоимпе-
дансное состояние при переводе микропроцессора в режим захвата шин.
Сигнал RESOUT является выходом начальной установки и указывает на то,
что был произведен сброс микропроцессора. Используется для начальной установки
других компонентов ПРЦ.
Сигнал IO/M указывает на устройство, с которым микропроцессор будет об-
мениваться информацией: устройство ввода-вывода (IO) или память (M).
Сигналы S0 и S1 являются сигналами о внутреннем состоянии микропроцес-
сора и указывают на тип машинного цикла, который выполняет микропроцессор.
Сигналы состояния микропроцессора, а также сигналы управления чтением и запи-
сью RD и WR поступают на формирователь шины управления системной магистра-
ли центрального процессора. Системные управляющие сигналы используются для
управления периферийными устройствами микроконтроллера.
Сигнал INTA – подтверждение прерывания выдается взамен сигнала RD как
реакция на прерывание INTR. Используется для управления контроллером прерыва-
ний.
CLR – выход синхроимпульсов тактового генератора для системной синхро-
низации.
Память ПРЦ 10 представлена постоянным запоминающим устройством ПЗУ и
оперативным запоминающим устройством ОЗУ. ПЗУ предназначено для хранения
системных программ, констант и постоянных программ пользователя. ОЗУ исполь-
зуется для хранения оперативных данных и технологической программы.
ПЗУ выполнено на микросхемах постоянной памяти с ультрафиолетовым сти-
ранием информации типа К573РФ4. Гарантированный срок хранения записанной
информации для этих микросхем составляет 25000 часов. Для регенерации записан-
ной информации и обеспечения неограниченного срока ее хранения в ПЗУ в составе
ПРЦ имеется формирователь сигнала записи ПЗУ. При необходимости регенерации
ПЗУ на микросхемы подается напряжение программирования и производится по-
очередное чтение ячеек памяти с повторной записью в них прочитанной информа-
ции. Перезапись (регенерация) памяти происходит без предварительного стирания
имеющейся в ней информации.
Функционально ПЗУ разделено на память системных программ и констант
емкостью 32 Кбайт и память пользователя емкостью 8 Кбайт. Системное ПЗУ про-
156
Страницы
- « первая
- ‹ предыдущая
- …
- 154
- 155
- 156
- 157
- 158
- …
- следующая ›
- последняя »
