Архитектура микроконтроллера Intel 8051. Горюнов А.Г - 28 стр.

UptoLike

28
Таблица 6.
Альтернативные функции порта P3
Символ
Разряд
Имя и назначение
RD
Р3.7
Чтение. Активный сигнал низкого уровня формируется аппаратно
при обращении к внешней памяти данных
WR
Р3.6
Запись. Активный сигнал низкого уровня формируется аппаратно
при обращении к внешней памяти данных
T1
Р3.5
Вход таймера/счѐтчика 1 или тест-вход
T0
Р3.4
Вход таймера/счѐтчика 0 или тест-вход
INT1
P3.3
Вход запроса прерывания 1. Воспринимается сигнал низкого уровня
или срез
INT0
Р3.2
Вход запроса прерывания 0. Воспринимается сигнал низкого уровня
или срез
TXD
Р3.1
Выход передатчика последовательного порта в режиме UART.
Выход синхронизации в режиме регистра сдвига
RXD
Р3.0
Вход приѐмника последовательного порта в режиме UART.
Ввод/вывод данных в режиме регистра сдвига
Особенности работы портов
Обращение к портам ввода/вывода возможно с использованием
команд, оперирующих с байтом, отдельным битом, произвольной
комбинацией битов. При этом в тех случаях, когда порт является
одновременно операндом и местом назначения результата, устройство
управления автоматически реализует специальный режим, который
D
C
T
P3.X
Линия внутр. шины
Запись в SFR
+Ucc
Чтение SFR
Чтение вывода
&
Альтернативный
сигнал выхода
Альтернативный
входной сигнал
Внутренняя
нагрузка
Рис. 7. Порт P3