ВУЗ:
Составители:
Рубрика:
Микропроцессорные системы и программное обеспечение в средствах связи
151
кость каждого банка составляет 64, 128, 256 Мбайт. Рассмотрим под-
робнее работу CP113 в части записи и считывания данных в общую
память CMY.
3.3.2 Функциональные блоки, управляющие обменом с CMY
Шина доступа к общей памяти B:CMY передаёт адреса и данные в
CMY в режиме дуплекс с мультиплексированием (разделением) по
времени. Для доступа к каждому из четырёх банков
физической памяти
выделяется отдельный канальный временной интервал продолжитель-
ностью 125 нсек, общая длина цикла доступа к общей оперативной па-
мяти составляет 500 нсек. В течении цикла доступа к памяти доступны
все четыре банка; такой доступ можно охарактеризовать как детерми-
нированный синхронный доступ с временным разделением или квази-
мгновенный доступ.
Запись слова данных
в память осуществляется только с шины
B:CMY, которая в данный момент времени является активной; «актив-
ность» шины устанавливается средствами системного программного
обеспечения EWSD. При этом слово данных для записи одновременно
появляется на обеих ветвях шины BCMY0 и BCMY1.
Процесс обработки данных при записи в физическую память осу-
ществляется синхронно следующим образом :
• контроллер памяти 0
отвечает за обработку записываемого
слова данных с 0 бита по 15-й бит и за биты ECC с 4 по 7-й;
• контроллер памяти 1 отвечает за обработку записываемого
слова данных с 16 бита по 31-й бит и за биты ECC с 0 по 3-й
(см. схему общего вида на рис. 3.3)
Микропроцессорные системы и программное обеспечение в средствах связи
кость каждого банка составляет 64, 128, 256 Мбайт. Рассмотрим под-
робнее работу CP113 в части записи и считывания данных в общую
память CMY.
3.3.2 Функциональные блоки, управляющие обменом с CMY
Шина доступа к общей памяти B:CMY передаёт адреса и данные в
CMY в режиме дуплекс с мультиплексированием (разделением) по
времени. Для доступа к каждому из четырёх банков физической памяти
выделяется отдельный канальный временной интервал продолжитель-
ностью 125 нсек, общая длина цикла доступа к общей оперативной па-
мяти составляет 500 нсек. В течении цикла доступа к памяти доступны
все четыре банка; такой доступ можно охарактеризовать как детерми-
нированный синхронный доступ с временным разделением или квази-
мгновенный доступ.
Запись слова данных в память осуществляется только с шины
B:CMY, которая в данный момент времени является активной; «актив-
ность» шины устанавливается средствами системного программного
обеспечения EWSD. При этом слово данных для записи одновременно
появляется на обеих ветвях шины BCMY0 и BCMY1.
Процесс обработки данных при записи в физическую память осу-
ществляется синхронно следующим образом :
• контроллер памяти 0 отвечает за обработку записываемого
слова данных с 0 бита по 15-й бит и за биты ECC с 4 по 7-й;
• контроллер памяти 1 отвечает за обработку записываемого
слова данных с 16 бита по 31-й бит и за биты ECC с 0 по 3-й
(см. схему общего вида на рис. 3.3)
151
Страницы
- « первая
- ‹ предыдущая
- …
- 149
- 150
- 151
- 152
- 153
- …
- следующая ›
- последняя »
