ВУЗ:
Составители:
Рубрика:
Микропроцессорные системы и программное обеспечение в средствах связи
150
• обмен информацией или данными с локальным ОЗУ;
• обмен информации или данными с общим интерфейсом CI;
• постоянное сравнение результатов операции PU0 и PU1.
Контролер доступа и контролер циклов разделяются на ведущий и
проверочный. Они работают синхронно и обеспечивают сравнение ре-
зультатов работы микропроцессоров ведущего блока PU0 и ведомого
блока PU1 по принципу «такт-
в-такт». В случае, если результаты обра-
ботки данных, выполненных PU0 и PU1 не совпадают, то генерируется
аварийный сигнал и соответствующий процессор (САР, ВАР или IOC)
отключается от шины B:CMY.
Схема подачи тактового сигнала формирует тактовые импульсы с
частотой 25 (16) МГц. Локальное ОЗУ (local memory, LMY) имеет ем-
кость от 32 до 64 Мбайт, и строится на базе микросхем динамической
памяти
с произвольным доступом (dynamic access memory, DRAM). В
оперативной памяти LMY хранится информация, необходимая для те-
кущего функционирования данного блока PU, в частности промежуточ-
ные результаты вычислительных операций, файлы операционной сис-
темы, программа обработки вызова.
Быстро стираемое электрически программируемое постоянное
запоминающее устройство с возможностью чтения FEPROM (flash
erasable programmable read only memory) хранит программы начальной
загрузки PEX и программы диагностики аппаратной части PEX, что
ана-
логично функциям BIOS персонального компьютера.
Общий интерфейс CI (common interface) используется для органи-
зации обмена данных с шинами B:CMY, а так же обмена с IOC. Про-
цессор РЕХ для нормальной работы требует постоянного отвода тепла,
поэтому статив с РЕХ оборудован системой принудительной вентиля-
ции.
Как уже отмечалось, по соображениям надежности хранения дан-
ных, общая память
процессора СР113 разделена на четыре банка. Ем-
Микропроцессорные системы и программное обеспечение в средствах связи
• обмен информацией или данными с локальным ОЗУ;
• обмен информации или данными с общим интерфейсом CI;
• постоянное сравнение результатов операции PU0 и PU1.
Контролер доступа и контролер циклов разделяются на ведущий и
проверочный. Они работают синхронно и обеспечивают сравнение ре-
зультатов работы микропроцессоров ведущего блока PU0 и ведомого
блока PU1 по принципу «такт-в-такт». В случае, если результаты обра-
ботки данных, выполненных PU0 и PU1 не совпадают, то генерируется
аварийный сигнал и соответствующий процессор (САР, ВАР или IOC)
отключается от шины B:CMY.
Схема подачи тактового сигнала формирует тактовые импульсы с
частотой 25 (16) МГц. Локальное ОЗУ (local memory, LMY) имеет ем-
кость от 32 до 64 Мбайт, и строится на базе микросхем динамической
памяти с произвольным доступом (dynamic access memory, DRAM). В
оперативной памяти LMY хранится информация, необходимая для те-
кущего функционирования данного блока PU, в частности промежуточ-
ные результаты вычислительных операций, файлы операционной сис-
темы, программа обработки вызова.
Быстро стираемое электрически программируемое постоянное
запоминающее устройство с возможностью чтения FEPROM (flash
erasable programmable read only memory) хранит программы начальной
загрузки PEX и программы диагностики аппаратной части PEX, что ана-
логично функциям BIOS персонального компьютера.
Общий интерфейс CI (common interface) используется для органи-
зации обмена данных с шинами B:CMY, а так же обмена с IOC. Про-
цессор РЕХ для нормальной работы требует постоянного отвода тепла,
поэтому статив с РЕХ оборудован системой принудительной вентиля-
ции.
Как уже отмечалось, по соображениям надежности хранения дан-
ных, общая память процессора СР113 разделена на четыре банка. Ем-
150
Страницы
- « первая
- ‹ предыдущая
- …
- 148
- 149
- 150
- 151
- 152
- …
- следующая ›
- последняя »
