Микропроцессорные системы и программное обеспечение в средствах связи. Гребешков А.Ю. - 168 стр.

UptoLike

Составители: 

Рубрика: 

Микропроцессорные системы и программное обеспечение в средствах связи
168
В случае отказа одного компонента его функции выполняет дуб-
лирующий компонент без существенной потери качества связи или про-
изводительности управляющего комплекса. В этом случае вероятность
безотказной работы комплекса на рис. 3.7.,
()
разд
Pt
, определяется по
формуле :
1
( ) [1 (1 ( )) ]
n
m
разд i
i
Pt pt
П
=
=−
. (3.5)
В целом для одних и тех же исходных данных раздельное резер-
вирование более эффективно чем общее.
Рассмотрим оценку надежности процессора CP113с. С учётом
введённых понятий об общем и раздельном (параллельном) резерви-
ровании построим блок-схему для оценки надежности CP113с (см. рис.
3.8).
CCG0
CCG1
BAPM
BAPS
B:CMY0
B:CMY1
CMY0
CMY1
IOC/IOP
IOC/IOP
P
CCG
(t
i
) P
BAP
(t
i
) P
B:CMY
(t
i
) P
CMY
(t
i
) P
IOC/IOP
(t
i
)
Рис. 3.8 – Упрощенная блок-схема обеспечения надежности CP113 для случая
полного простоя системы
Очевидно, что здесь имеет место случай раздельного резервиро-
вания. Вероятность безотказной работы схемы можно оценить по фор-
муле :
113 : /
() () () () () ()
CP CCG i BAP i B CMY i CMY i IOC IOP i
P
tPtPtP tPtP t× ××
(3.6)
где
113
()
CP
Pt
вероятность безотказной работы процессора CP113 в
целом;
  Микропроцессорные системы и программное обеспечение в средствах связи
        В случае отказа одного компонента его функции выполняет дуб-
лирующий компонент без существенной потери качества связи или про-
изводительности управляющего комплекса. В этом случае вероятность

безотказной работы комплекса на рис. 3.7.,                Pразд (t ) , определяется по
формуле :
                       n
        Pразд (t ) = П [1 − (1 − pi (t ))m ] .                                         (3.5)
                      i =1

        В целом для одних и тех же исходных данных раздельное резер-
вирование более эффективно чем общее.
        Рассмотрим оценку надежности процессора CP113с.                          С учётом
введённых понятий об общем и раздельном (параллельном) резерви-
ровании построим блок-схему для оценки надежности CP113с (см. рис.
3.8).

        CCG0               BAPM          B:CMY0              CMY0              IOC/IOP


        CCG1               BAPS          B:CMY1              CMY1              IOC/IOP

        PCCG(ti)           PBAP(ti)      PB:CMY(ti)          PCMY(ti)          PIOC/IOP(ti)



Рис. 3.8 – Упрощенная блок-схема обеспечения надежности CP113 для случая
                        полного простоя системы


        Очевидно, что здесь имеет место случай раздельного резервиро-
вания. Вероятность безотказной работы схемы можно оценить по фор-
муле :

PCP113 (t ) = PCCG (ti ) × PBAP (ti ) × PB:CMY (ti ) × PCMY (ti ) × PIOC / IOP (ti )   (3.6)
где

PCP113 (t ) −      вероятность безотказной работы процессора CP113 в
целом;


                                             168