ВУЗ:
Составители:
101
Рис. 9.7. Реверсивный регистр сдвига
Таблица 9.8
ИМС в схеме на рис. 9.7
Тип ИМС К1533ТВ9 К531ИР11 К533ИД18
Обозначение на схеме DD1, DD2 DD3 DD1
Общий 8 7 8
+5 В 16 14 16
На базе регистров КР555ИР8 и КР1533ИР10 может быть реализо-
вана схема последовательного сумматора. Подобная схема изображена
на рис. 9.8 (см. также табл. 9.9). Схема осуществляет последовательное
сложение данных из одноименных разрядов регистров DD1 и DD2 с
учетом переноса, который хранится в триггере DD6. Входные и выход-
ные данные в данной схеме задаются в параллельном коде. Поскольку
регистры осуществляют сдвиг вправо через старшие разряды, то млад-
шие биты слагаемых должны подаваться на входы DI7 микросхем DD2
и DD3, соответственно, старшие на DI0. Достоверный результат сложе-
ния будет присутствовать на выходах с Q0 (старший бит) по Q7 (млад-
ший бит) DD5 после 8 тактовых импульсов (включая предустановку).
Страницы
- « первая
- ‹ предыдущая
- …
- 99
- 100
- 101
- 102
- 103
- …
- следующая ›
- последняя »