Цифровые устройства. Губарев Ф.А - 43 стр.

UptoLike

43
ты своих вычислений. В свою очередь, каждый из сумматоров, в зави-
симости от способа обработки чисел, может быть отнесен к последова-
тельному или параллельному типу. Как те, так и другие, строятся на ос-
нове одноразрядных суммирующих схем. Поэтому в лабораторной ра-
боте рассматриваются основы построения простейших схем полусумма-
торов и одноразрядных полных сумматоров.
Сложение чисел в последовательных сумматорах осуществляется
поразрядно, последовательно во времени. В сумматорах параллельного
действия сложение всех разрядов многоразрядных чисел происходит
одновременно.
Простейшим суммирующим элементом является полусумматор
(half sum – полусумма), изображенный на рис. 4.1. Он имеет два входа А
и В для двух слагаемых и два выхода: S (сумма) и Р (перенос). Полу-
сумматор пригоден только для сложения двух одноразрядных чисел.
Табл. 4.1 характеризует принцип действия этого комбинационного ло-
гического устройства.
Рис. 4.1. Полусумматор
Таблица 4.1
Таблица истинности полусумматора
A B S P
0 0 0 0
0 1 1 0
1 0 1 0
1 1 0 1
Функции выхода суммы S и переноса Р определяются следующим
образом:
S AB AB
= +
,
P AB
=
.
Реализация универсального полусумматора-полувычитателя на ло-
гических элементах КР1533ЛП5 «исключающее ИЛИ», изображена на
рис. 4.2 (см. также табл. 4.2), где при суммировании
выходы соответ-
ствуют
Fs
и
Fp
(сумма и перенос, соответственно), при вычитании
Fd
и
Fb
(разность и заем). Табл. 4.3 характеризует принцип работы данной
схемы. В качестве входных переменных используется пара соседних пе-
ременных с выхода счетчика.