ВУЗ:
Составители:
Рубрика:
69
Таблица 4.3
Границы секторов памяти при различных настройках SRL2..0
SRL2 SRL1 SRL0 Границы сектора
0 0 0 Нижний сектор = Нет. Верхний сектор = 0x1100 - 0xFFFF
0 0 1 Нижний сектор = 0x1100 - 0x1FFF. Верхний сектор = 0x2000 - 0xFFFF
0 1 0 Нижний сектор = 0x1100 - 0x3FFF. Верхний сектор = 0x4000 - 0xFFFF
0 1 1 Нижний сектор = 0x1100 - 0x5FFF. Верхний сектор = 0x6000 - 0xFFFF
1 0 0 Нижний сектор = 0x1100 - 0x7FFF. Верхний сектор = 0x8000 - 0xFFFF
1 0 1 Нижний сектор = 0x1100 - 0x9FFF. Верхний сектор = 0xA000 - 0xFFFF
1 1 0 Нижний сектор = 0x1100 - 0xBFFF. Верхний сектор = 0xC000 - 0xFFFF
1 1 1 Нижний сектор = 0x1100 - 0xDFFF Верхний сектор = 0xE000 - 0xFFFF
Разряд 1 и разряд 6 регистра MCUCR – SRW11, SRW10: Биты выбора со-
стояний ожидания для верхнего сектора.
Биты SRW11 и SRW10 задают число состояний ожидания для верхнего
сектора внешней памяти.
Разряды 4..2 – SRW01, SRW00: Биты выбора состояний ожидания для
нижнего сектора.
Биты SRW01 и SRW00 задают число состояний ожидания для нижнего
сектора внешней памяти (см. табл. 4.4).
Таблица 4.4
Состояния ожидания
SRWn1 SRWn0 Состояния ожидания
0 0 Нет состояний ожидания
0 1 Задержка на один машинный цикл во время строба чтения/записи
1 0 Задержка на два машинных цикла во время строба чтения/записи
1 1
Задержка на два машинных цикла во время строба чтения/записи и задержка
на один машинный цикл перед установкой нового адреса
Прим.: n = 0 или 1 для нижнего или верхнего сектора, соответственно.
Разряд 0 – Зарезервированный бит
Данный бит является зарезервированным, поэтому всегда считывается
как ноль. Если осуществляется запись в данную ячейку, то для совместимости с
последующими микроконтроллерами рекомендуется в позиции данного бита
указывать 0.
Регистр В управления внешней памятью – XMCRB
Страницы
- « первая
- ‹ предыдущая
- …
- 68
- 69
- 70
- 71
- 72
- …
- следующая ›
- последняя »
