Схемотехника интегральных схем. Часть. 1. Цифровые структуры. Клюкин В.И - 31 стр.

UptoLike

Составители: 

29
4.2.6. Выполнить проектирование ИС счетчика-делителя частоты на N со
структурой простого РС, обеспечивающей (табл. 4.6):
Таблица 4.6.
NN вариантов N Ограничения
1 3,5 Максимальный K
разв
при P = P
min
2 3,5 A = A
min
3 4,5 Минимум транзисторов при реализации
4 4,5 Максимальная помехоустойчивость
5 5,5 P = P
min
при A = A
min
6 5,5
τ
з
= τ
з min
, биполярная технология
7 10 На основе кода Джонсона при P = P
min
8 10 На основе кода Джонсона при K
об
= K
об max
4.2.7. Спроектировать БИС ОЗУ емкостью N с дешифратором типа ДШ в
элементной базе, обеспечивающей (табл. 4.7):
Таблица 4.7
№№
вариантов
Емкость N
(бит)
Тип ДШ Ограничения
1 4000 Пирамидальный
τ
з
=τ
min
2 4000 Ступенчатый P=P
min
3 16000 Пирамидальный P=P
min
4 16000 Ступенчатый
τ
з
=τ
min
При выполнении самостоятельных и контрольного заданий целесообразно
придерживаться следующей последовательности операций.
1) Из словесного описания поставленной задачи определяется (через таблицы
состояний, переходов) система выходных логических функций (прикладных уравнений),
характеризующая поведение проектируемого цифрового автомата при любых
комбинациях входных сигналов.
2) Используя методы упрощения булевых функций с помощью карт минтермов,
находится оптимальная форма выходных логических выражений, содержащая
минимальное колчество букв.
3) С учетом поставленных ограничений (на быстродействие, потребляемую
мощность, помехоустойчивость, элементную базу и т.п.) определяется тип логики
(ТЛНС, ДТЛ, ТТЛ, ТТЛШ, ЭСЛ, И
2
Л, МДПТЛ, КМДПТЛ) и по справочным пособиям -
принципиальная схема исходного базового ЛЭ (И, ИЛИ, НЕ, И-НЕ, ИЛИ-НЕ).
4) С помощью теоремы де Моргана выходные логические функции
преобразую тся к виду, допускающему реализацию на основе базового ЛЭ выбранного
типа логики, и определяется структурная схема проектируемого цифрового устройства.
Если поставленным условиям удовлетворяют несколько типов логик с различными
базовыми ЛЭ или выбранный тип логики имеет несколько базовых ЛЭ (как, например,
схемы И-НЕ, ИЛИ-НЕ в МДПТЛ и КМДПТЛ), то выходные функции преобразуются с
учетом всех возможных реализаций, и для дальнейшего воплощения оставляется
наиболее оптимальный вариант.
                                           29

      4.2.6. Выполнить проектирование ИС счетчика-делителя частоты на N со
структурой простого РС, обеспечивающей (табл. 4.6):

                                                                          Таблица 4.6.
NN вариантов         N                               Ограничения
     1              3,5       Максимальный Kразв при P = Pmin
     2              3,5       A = Amin
     3              4,5       Минимум транзисторов при реализации
     4              4,5       Максимальная помехоустойчивость
     5              5,5       P = Pmin при A = Amin
     6              5,5       τз = τз min, биполярная технология
     7              10        На основе кода Джонсона при P = Pmin
     8              10        На основе кода Джонсона при Kоб = Kоб max

      4.2.7. Спроектировать БИС ОЗУ емкостью N с дешифратором типа ДШ в
элементной базе, обеспечивающей (табл. 4.7):
                                                                Таблица 4.7
     №№        Емкость N
                                    Тип ДШ           Ограничения
  вариантов       (бит)
       1          4000          Пирамидальный           τз=τmin
       2          4000            Ступенчатый           P=Pmin
       3         16000          Пирамидальный           P=Pmin
       4         16000            Ступенчатый           τз=τmin

      При выполнении самостоятельных и контрольного заданий целесообразно
придерживаться следующей последовательности операций.
      1) Из словесного описания поставленной задачи определяется (через таблицы
состояний, переходов) система выходных логических функций (прикладных уравнений),
характеризующая поведение проектируемого цифрового автомата при любых
комбинациях входных сигналов.
      2) Используя методы упрощения булевых функций с помощью карт минтермов,
находится оптимальная форма выходных логических выражений, содержащая
минимальное колчество букв.
      3) С учетом поставленных ограничений (на быстродействие, потребляемую
мощность, помехоустойчивость, элементную базу и т.п.) определяется тип логики
(ТЛНС, ДТЛ, ТТЛ, ТТЛШ, ЭСЛ, И2Л, МДПТЛ, КМДПТЛ) и по справочным пособиям -
принципиальная схема исходного базового ЛЭ (И, ИЛИ, НЕ, И-НЕ, ИЛИ-НЕ).
      4) С помощью теоремы де Моргана выходные логические функции
преобразуются к виду, допускающему реализацию на основе базового ЛЭ выбранного
типа логики, и определяется структурная схема проектируемого цифрового устройства.
Если поставленным условиям удовлетворяют несколько типов логик с различными
базовыми ЛЭ или выбранный тип логики имеет несколько базовых ЛЭ (как, например,
схемы И-НЕ, ИЛИ-НЕ в МДПТЛ и КМДПТЛ), то выходные функции преобразуются с
учетом всех возможных реализаций, и для дальнейшего воплощения оставляется
наиболее оптимальный вариант.