ВУЗ:
Составители:
40
рядных регистров (
Рис. 2.1), регистр счетчика команд IP (Instruction Pointer) и регистр фла-
гов (или регистр состояния процессора) FLAGS.
8086
22
19
21
18
31
30
17
23
33
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
39
38
37
36
35
34
26
27
28
32
29
25
24
READY
CLK
RESET
INTR
RQ/GT0
RQ/GT1
NMI
TEST
MX
AD0
AD1
AD2
AD3
AD4
AD5
AD6
AD7
AD8
AD9
AD10
AD11
AD12
AD13
AD14
AD15
A16/S3
A17/S4
A18/S5
A19/S6
BHE/S7
S0
S1
S2
RD
LOCK
QS0
QS1
80486
C3
C16
N3
F1
H3
A5
P1
N2
N1
H2
M3
J2
L2
L3
F2
D1
E3
C1
G3
D2
K3
F3
J3
D3
C2
B1
A1
B2
A2
A4
A6
B6
C7
C6
C8
A8
C9
B8
D15
D16
C17
F16
H15
B17
F15
C15
A16
B15
E15
D17
A17
A15
Q17
K15
J16
J15
F17
Q14
R15
S16
Q12
S15
Q13
R13
Q11
S13
R12
S7
Q10
S5
R7
Q9
Q3
R5
Q4
Q8
Q5
Q7
S3
Q6
R2
S2
S1
R1
P2
P3
Q1
N17
M15
N16
S17
R16
Q15
L15
J17
N15
Q16
P15
C14
CLK
RESET
DP0
DP1
DP2
DP3
D0
D1
D2
D3
D4
D5
D6
D7
D8
D9
D10
D11
D12
D13
D14
D15
D16
D17
D18
D19
D20
D21
D22
D23
D24
D25
D26
D27
D28
D29
D30
D31
A20M
BS8
BS16
RDY
BRDY
EADS
KEN
FLUSH
INTR
NMI
HOLD
BOFF
AHOLD
IGNEE
PCHK
BE0
BE1
BE2
BE3
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
A17
A18
A19
A20
A21
A22
A23
A24
A25
A26
A27
A28
A29
A30
A31
W/-R
D/-C
M/-IO
ADS
BLAST
BREQ
PWT
PCD
LOCK
PLOCK
HLDA
FERR
Рис. 2.3 ИС процессоров 8086 и 80486 в DIP и PGA корпусах
Среди программно-доступных регистров выделяют следующие группы
(см. Рис. 2.4):
40 рядных регистров ( Рис. 2.1), регистр счетчика команд IP (Instruction Pointer) и регистр фла- гов (или регистр состояния процессора) FLAGS. 16 C3 AD0 C16 CLK Q17 15 RESET PCHK 22 AD1 14 READY AD2 N3 K15 19 13 F1 DP0 BE0 J16 21 CLK AD3 12 DP1 BE1 RESET AD4 H3 J15 11 A5 DP2 BE2 F17 18 AD5 10 DP3 BE3 INTR AD6 9 P1 AD7 N2 D0 8 D1 AD8 7 N1 Q14 D2 A2 AD9 6 H2 R15 M3 D3 A3 S16 AD10 5 D4 A4 AD11 J2 Q12 4 L2 D5 A5 S15 AD12 3 L3 D6 A6 Q13 AD13 2 F2 D7 A7 R13 AD14 D1 D8 A8 Q11 39 D9 A9 AD15 38 E3 S13 A16/S3 C1 D10 A10 R12 37 D11 A11 A17/S4 G3 S7 36 D2 D12 A12 Q10 A18/S5 35 D13 A13 A19/S6 K3 S5 F3 D14 A14 R7 34 J3 D15 A15 Q9 BHE/S7 D3 D16 A16 Q3 C2 D17 A17 R5 26 D18 A18 S0 27 B1 Q4 A1 D19 A19 Q8 S1 28 D20 A20 S2 B2 Q5 31 A2 D21 A21 Q7 30 RQ/GT0 32 D22 A22 A4 S3 17 RQ/GT1 RD 29 A6 D23 A23 Q6 23 NMI LOCK 25 B6 D24 A24 R2 TEST QS0 C7 D25 A25 S2 33 24 D26 A26 MX QS1 C6 S1 C8 D27 A27 R1 8086 A8 D28 A28 P2 C9 D29 A29 P3 B8 D30 A30 Q1 D31 A31 D15 N17 D16 A20M W/-R M15 C17 BS8 D/-C N16 BS16 M/-IO F16 S17 H15 RDY ADS R16 B17 BRDY BLAST Q15 EADS BREQ F15 L15 C15 KEN PWT J17 FLUSH PCD A16 N15 B15 INTR LOCK Q16 NMI PLOCK E15 P15 D17 HOLD HLDA A17 BOFF AHOLD A15 C14 IGNEE FERR 80486 Рис. 2.3 ИС процессоров 8086 и 80486 в DIP и PGA корпусах Среди программно-доступных регистров выделяют следующие группы (см. Рис. 2.4):
Страницы
- « первая
- ‹ предыдущая
- …
- 38
- 39
- 40
- 41
- 42
- …
- следующая ›
- последняя »