ВУЗ:
Составители:
Рубрика:
92
Рис. 2.64. Классификация триггеров
Триггеры предназначены для запоминания двоичной информации. Использование триг-
геров позволяет реализовывать устройства оперативной памяти (то есть памяти, информация в
которой хранится только на время вычислений). Однако триггеры могут использоваться и для
построения некоторых цифровых устройств с памятью, таких как счѐтчики, преобразователи
последовательного кода в параллельный или цифровые линии задержки. Классификация триг-
геров показана на рис. 2.64.
Простейшая схема, позволяющая запоминать двоичную информацию, может быть построе-
на на двух инверторах, охваченных положительной обратной связью. Эта схема приведена на рис.
2.65.
Рис. 2.65. Схема простейшего триггера, построенного на инверторах.
В этой схеме может быть только два состояния - на выходе присутствует логическая еди-
ница и на выходе присутствует логический ноль. Если логическая единица присутствует на вы-
ходе , то на инверсном выходе будет присутствовать логический ноль, который после очередного
инвертирования подтверждает уровень логической единицы на выходе . И наоборот, если на вы-
ходе присутствует логический ноль, то на инверсном выходе будет присутствовать логическая
единица.Такая ситуация будет сохраняться до тех пор пока включено питание.
2.8.3. RS-триггеры
RS-триггер получил название по названию своих входов. Вход (Set – установить англ.)
позволяет устанавливать выход триггера в единичное состояние. Вход (Reset – сбросить англ.)
позволяет сбрасывать выход триггера (Quit – выход англ.) в нулевое состояние.
Для реализации RS-триггера воспользуемся логическими элементами ―2И-НЕ‖. Его прин-
ципиальная схема приведена на рис. 2.56.
92
Рис. 2.64. Классификация триггеров
Триггеры предназначены для запоминания двоичной информации. Использование триг-
геров позволяет реализовывать устройства оперативной памяти (то есть памяти, информация в
которой хранится только на время вычислений). Однако триггеры могут использоваться и для
построения некоторых цифровых устройств с памятью, таких как счѐтчики, преобразователи
последовательного кода в параллельный или цифровые линии задержки. Классификация триг-
геров показана на рис. 2.64.
Простейшая схема, позволяющая запоминать двоичную информацию, может быть построе-
на на двух инверторах, охваченных положительной обратной связью. Эта схема приведена на рис.
2.65.
Рис. 2.65. Схема простейшего триггера, построенного на инверторах.
В этой схеме может быть только два состояния - на выходе присутствует логическая еди-
ница и на выходе присутствует логический ноль. Если логическая единица присутствует на вы-
ходе , то на инверсном выходе будет присутствовать логический ноль, который после очередного
инвертирования подтверждает уровень логической единицы на выходе . И наоборот, если на вы-
ходе присутствует логический ноль, то на инверсном выходе будет присутствовать логическая
единица.Такая ситуация будет сохраняться до тех пор пока включено питание.
2.8.3. RS-триггеры
RS-триггер получил название по названию своих входов. Вход (Set – установить англ.)
позволяет устанавливать выход триггера в единичное состояние. Вход (Reset – сбросить англ.)
позволяет сбрасывать выход триггера (Quit – выход англ.) в нулевое состояние.
Для реализации RS-триггера воспользуемся логическими элементами ―2И-НЕ‖. Его прин-
ципиальная схема приведена на рис. 2.56.
Страницы
- « первая
- ‹ предыдущая
- …
- 90
- 91
- 92
- 93
- 94
- …
- следующая ›
- последняя »
