ВУЗ:
Составители:
Рубрика:
94
2.8.4.Синхронные RS-триггеры
Схема RS-триггера позволяет запоминать состояние логической схемы, но так как в началь-
ный момент времени может возникать переходный процесс, порождающие в цифровых схемах
явление называемое гонки.Запоминать состояния логической схемы нужно только в определѐнные
моменты времени, когда все переходные процессы закончены.Это означает, что большинство циф-
ровых схем требуют сигнала синхронизации (тактового сигнала). Все переходные процессы в ком-
бинационной логической схеме должны закончиться за время периода синхросигнала, подаваемого
на входы триггеров. Триггеры, запоминающие входные сигналы только в момент времени, опреде-
ляемый сигналом синхронизации, называются синхронными. Для того чтобы отличать от них рас-
смотренные ранее варианты (RS-триггер и триггер Шмитта) эти триггеры получили название
асинхронных.
Для таких цифровых схем требуются синхронные триггеры. Схема синхронного триггера
приведена на рис.2.67.
Рис.2.67. Схема синхронного RS-триггера, построенного на элементах "И", и его условно-графическое обо-
значение
В табл. 2.11 приведена таблица истинности синхронного RS-триггера. В этой таблице сим-
вол x означает, что значения логических уровней на данном входе не важны. Они не влияют на
работу триггера.
Табл. 2.11. Таблица истинности синхронного RS-триггера
С
R
S
Пояснения
0
x
x
0
0
Режим хранения информации
0
x
x
1
1
1
0
0
0
0
Режим хранения информации
1
0
0
1
1
1
0
1
0
1
Режим установки единицы S=1
1
0
1
1
1
1
1
0
0
0
Режим записи нуля R=1
1
1
0
1
0
1
1
1
0
*
R=S=1 запрещенная комбинация
1
1
1
1
*
Как было показано в предыдущей разделе, RS-триггеры могут быть реализованы на различ-
ных элементах. При этом логика их работы не изменяется. В то же самое время триггеры часто
выпускаются в виде готовых микросхем (или реализуются внутри БИС в виде готовых модулей),
поэтому на принципиальных схемах синхронные триггеры обычно изображаются в виде условно-
графических обозначений.
94
2.8.4.Синхронные RS-триггеры
Схема RS-триггера позволяет запоминать состояние логической схемы, но так как в началь-
ный момент времени может возникать переходный процесс, порождающие в цифровых схемах
явление называемое гонки.Запоминать состояния логической схемы нужно только в определѐнные
моменты времени, когда все переходные процессы закончены.Это означает, что большинство циф-
ровых схем требуют сигнала синхронизации (тактового сигнала). Все переходные процессы в ком-
бинационной логической схеме должны закончиться за время периода синхросигнала, подаваемого
на входы триггеров. Триггеры, запоминающие входные сигналы только в момент времени, опреде-
ляемый сигналом синхронизации, называются синхронными. Для того чтобы отличать от них рас-
смотренные ранее варианты (RS-триггер и триггер Шмитта) эти триггеры получили название
асинхронных.
Для таких цифровых схем требуются синхронные триггеры. Схема синхронного триггера
приведена на рис.2.67.
Рис.2.67. Схема синхронного RS-триггера, построенного на элементах "И", и его условно-графическое обо-
значение
В табл. 2.11 приведена таблица истинности синхронного RS-триггера. В этой таблице сим-
вол x означает, что значения логических уровней на данном входе не важны. Они не влияют на
работу триггера.
Табл. 2.11. Таблица истинности синхронного RS-триггера
С R S Пояснения
0 x x 0 0
Режим хранения информации
0 x x 1 1
1 0 0 0 0
Режим хранения информации
1 0 0 1 1
1 0 1 0 1
Режим установки единицы S=1
1 0 1 1 1
1 1 0 0 0
Режим записи нуля R=1
1 1 0 1 0
1 1 1 0 *
R=S=1 запрещенная комбинация
1 1 1 1 *
Как было показано в предыдущей разделе, RS-триггеры могут быть реализованы на различ-
ных элементах. При этом логика их работы не изменяется. В то же самое время триггеры часто
выпускаются в виде готовых микросхем (или реализуются внутри БИС в виде готовых модулей),
поэтому на принципиальных схемах синхронные триггеры обычно изображаются в виде условно-
графических обозначений.
Страницы
- « первая
- ‹ предыдущая
- …
- 92
- 93
- 94
- 95
- 96
- …
- следующая ›
- последняя »
