ВУЗ:
Составители:
58
Состав структурной схемы:
Регистр команд – запоминающий регистр, в котором хранится код
команды: код выполняемой операции и адреса операндов, участвую-
щих в операции.
Дешифратор операций – логический блок, выбирающий из реги-
стра команд код операции (КОП).
Постоянное запоминающее устройство микропрограмм – хранит
в своих ячейках управляющие сигналы (импульсы), необходимые для
выполнения в блоках ПК операций обработки информации. Импульс
по выбранной дешифратором операций, в соответствии с кодом, опе-
рации считывает из ПЗУ микропрограмм необходимую последователь-
ность управляющих сигналов.
Узел формирования адреса – устройство, вычисляющее полный
адрес ячейки памяти (регистра) по реквизитам, поступающим из реги-
стра команд и регистров микропроцессорной памяти.
Кодовые шины данных, адреса и инструкций – часть внутренней
интерфейсной шины микропроцессора.
3.7.3. Арифметико-логическое устройство
Основные функции АЛУ:
1. Приѐм операндов из ОЗУ и регистров (микропроцессорной па-
мяти).
2. Выполнение арифметических и логических операций.
3. Передача результатов в регистры и в ОЗУ.
4. Формирование признаков результатов выполнения операций и
их запись в регистр слова состояния процессора.
В состав АЛУ входят сумматоры, которые непосредственно вы-
полняют элементарные операции, регистры для хранения операндов и
результатов, сдвиговые регистры, логические схемы И, ИЛИ, НЕ, схе-
мы для преобразования прямого кода числа в дополнительную форму и
дополнительные схемы аппаратного умножения и деления для цело-
численных операндов.
Упрощенная структурная схема АЛУ показана на рис. 12 [3, 4, 7].
Страницы
- « первая
- ‹ предыдущая
- …
- 56
- 57
- 58
- 59
- 60
- …
- следующая ›
- последняя »
