Основы микропроцессорной техники. Ливенцов С.Н - 59 стр.

UptoLike

59
Состав структурной схемы:
Сумматор вычислительная схема, выполняющая процедуру
сложения поступающих на ее вход двоичных кодов; сумматор имеет
разрядность двойного машинного слова.
Регистры быстродействующие ячейки памяти различной длины:
регистр 1 (Рг1) имеет разрядность двойного слова, а регистр 2 (Рг2)
разрядность слова.
При выполнении операций в Рг1 помещается первое число, участ-
вующее в операции, а по завершении операции результат; в Рг2
второе число, участвующее в операции (по завершении операции ин-
формация в нем не изменяется). Регистр 1 может и принимать инфор-
мацию с кодовых шин данных, и выдавать информацию на них, ре-
гистр 2 только получает информацию с этих шин.
Схемы управления принимают по кодовым шинам инструкций
управляющие сигналы от устройства управления и преобразуют их в
сигналы для управления работой регистров и сумматора АЛУ.
АЛУ выполняет арифметические операции (+, -, *, :) только над
двоичной информацией с запятой, фиксированной после последнего
разряда, т. е. только над целыми двоичными числами.
Выполнение операций над двоичными числами с плавающей запя-
той и над двоично-кодированными десятичными числами осуществля-
ется или с привлечением математического сопроцессора, или по специ-
ально составленным программам.
Основные элементы АЛУ. Основой АЛУ является одноразрядный
сумматор, схема которого обеспечивает суммирование цифры одного
разряда 2-го числа с учѐтом бита переноса из соседнего младшего раз-
Регистр 1: 1-е число и результат
Регистр 2: 2-е число
Сумматор
Схемы управления
Кодовая шина
данных
Кодовая шина
инструкций
(от УУ)
Код
инструкции
Рис. 12. Упрощѐнная структурная схема АЛУ