Основы микропроцессорной техники. Ливенцов С.Н - 76 стр.

UptoLike

76
Address Strobe) и RAS# (Row Address Strobe) сигнал выборки столбца
и строки соответственно.
Представленное здесь ЗУПВ это ДОЗУ с организацией хранения
информации 65536 бит на 1 разряд. Накопительная матрица с одно-
транзисторными запоминающими элементами имеет размер 512x128.
Для уменьшения количества задействованных ножек у ИМС (16-
входовый DIP-корпус) применена мультипликация адреса, что видно
на рисунке по наличию отдельных дешифраторов строк и столбцов.
Устройство управления включает два генератора тактовых сигналов и
генератор сигналов записи и обеспечивает 4 режима работы: записи,
считывания, регенерации и мультипликации адреса. Время регенера-
ции – 2 мс.
Для сравнения на рис. 24 показана конструкция ППЗУ с ультра-
фиолетовым (УФ) стиранием на МНОП-структурах с организацией
представления информации 2 кб x 8 (16384 бита).
4.5. Микросхемы памяти в составе микропроцессорной
системы
На рис. 24 представлено взаимодействие К573РФ2(5) и К573РУ9,
имеющих одинаковую организацию 2 кбит x 8, с системной магистра-
1
2
4
E
&
DC
0
1
2
3
4
5
6
7
ROM
CS
OE
PG
A
0
. . .
10
D
0
. . .
7
RAM
CS
OE
WR
A
0
. . .
10
D
0
. . .
7
A11
A12
A13
1
A14
A15
Адресная шина A0 A15
Шина данных D0 D7
A0 A10 A0 A10
Рис. 24. Микросхемы ОЗУ (К573РУ9) и ППЗУ (К573РФ5)
в составе микропроцессорной системы