Основы микропроцессорной техники. Ливенцов С.Н - 77 стр.

UptoLike

77
лью [9]. Байт данных с шины данных (линии D0–D7) считывается (или
записывается) по адресу, выставленному на шине адреса (линии A0
A10). Естественно, число адресуемых ячеек составляет 211 = 800h =
2048. Микросхема-дешифратор К555ИД7 посредством сигнала CS#
(выбор кристалла) позволяет выбрать положение ИМС ЗУ в адресном
пространстве. Для данного случая это адреса 0000h–07FFh для
ПЗУ(ROM) и 0800h-0FFFh для ОЗУ(RAM). Низкий уровень сигналов
управления MEMW# и MEMR# активизирует процесс записи и чтения,
соответственно. Напомним, что запись информации в данную ИМС
ППЗУ возможен только вне микропроцессорной системы в специаль-
ном программаторе после УФ-стирания путем подачи достаточно вы-
сокого напряжения на вход PG.
4.6. Буферная память
В вычислительных системах используются подсистемы с различ-
ным быстродействием, и, в частности, с различной скоростью передачи
данных (рис. 25). Обычно обмен данными между такими подсистемами
реализуется с использованием прерываний или канала прямого доступа
к памяти. В первую очередь, подсистема 1 формирует запрос на об-
служивание по мере готовности данных к обмену. Однако обслужива-
ние прерываний связано с непроизводительными потерями времени и
при пакетном обмене производительность подсистемы 2 заметно
уменьшается. При обмене данными с использованием канала прямого
доступа к памяти подсистема 1 передает данные в память подсистемы
2. Данный способ обмена достаточно эффективен с точки зрения быст-
родействия, но для его реализации необходим довольно сложный кон-
троллер прямого доступа к памяти.
Наиболее эффективно обмен данными между подсистемами с раз-
личным быстродействием реализуется при наличии между ними спе-
Рис. 25. Применение буферной памяти