Составители:
4.3 Интерфейсы цифро-аналоговых преобразователей 
Важную  часть  цифро-аналогового  преобразователя  составляет 
цифровой  интерфейс,  т.  е.  схемы,  обеспечивающие  связь  управляю-
щих  входов  ключей  с  источниками  цифровых  сигналов.  Структура 
цифрового интерфейса определяет способ подключения ЦАП к источ-
нику входного кода, например, микропроцессору или микроконтрол-
леру. Свойства  цифрового  интерфейса  непосредственно  влияют  и  на 
форму  выходной  характеристики  ЦАП.  Так,  неодновременность  по-
ступления  разрядов  входного  слова  на  управляющие  входы  ключей 
преобразователя  приводит  к  появлению  узких  выбросов  (иголок)  в 
выходном сигнале при смене кода.  При управлении  ЦАП от цифро-
вых устройств с жесткой  логикой  управляющие входы  ключей ЦАП 
могут  быть  непосредственно  подключены  к  выходам  цифровых  уст-
ройств,  поэтому  во  многих  ИС  ЦАП,  особенно  ранних  (572ПА1, 
594ПА1,  АD565 и др.),  сколько-нибудь существенная цифровая часть 
отсутствует. Если же ЦАП входит в состав микропроцессорной систе-
мы  и  получает  входной  код  от  шины  данных,  то  он  должен  быть 
снабжен схемами, позволяющими принимать входное слово от шины 
данных, коммутировать в соответствии с этим словом  ключи ЦАП и 
хранить  его  до  получения другого  слова.  для  управления  процессом 
загрузки входного слова  должен иметь со ответствующие управляю-
щие  входы  и  схему  управления.  В  зависимости  от  способа  загрузки 
входного  слова  различают  преобразователи  с  последовательным  и 
параллельным интерфейсами входных данных. 
4.3.1 ЦАП с последовательным интерфейсом входных дан-
ных.  
Такой преобразователь, помимо собственно ЦАП, содержит на 
кристалле последовательный регистр загрузки, параллельный регистр 
хранения и управляющую логику (рис. 65). При активном уровне сиг-
нала  CS  входное слово длины 12 (равной разрядности ЦАП) загружа-
ется по линии DI в регистр сдвига под управлением тактовой последо-
вательности СLK. После окончания загрузки, выставив активный уро-
вень  на  линию  LD,  входное  слово  записывают  в  регистр  хранения, 
выходы которого непосредственно управляют ключами ЦАП. 
 В  качестве  примера  на  рис. 65б  представлена временная диа-
грамма, отражающая процесс загрузки входного слова в ЦАП АD7233. 
Минимально  допустимые  значения  интервалов  времени  (порядка  50 
нс),  указываются в технической документации на ИС.  
На рис. 66 приведен вариант схемы подключения преобразова-
теля с последовательным интерфейсом к микроконтроллеру (МК). На 
65 
Страницы
- « первая
- ‹ предыдущая
- …
- 63
- 64
- 65
- 66
- 67
- …
- следующая ›
- последняя »
