ВУЗ:
Составители:
19
вышеперечисленные p-n переходы закрыты. Так как закрыты
эмиттерные p-n переходы транзисторов VT2 и VT4, то закрыты и сами
транзисторы, т.е. их коллекторные токи равны 0. Транзистор VT3
открыт, так как на его базу подается напряжение источника питания
через резистор R2. Напряжение в точке С, при отсутствии нагрузки на
логический элемент, близко к напряжению источника питания (5 В).
Напряжение в точке Е, т.е. на выходе Y элемента, меньше
напряжения в точке С на удвоенное напряжение открытого p-n
перехода (напряжение на эмиттерном переходе транзистора VT3 и на
диоде VD), т.е. равно 5 – 0,7*2 = 3,6 В, а это есть уровень логической
1. При
подключении схемы к нагрузке увеличивается коллекторный
ток транзистора VT3, следовательно, увеличивается и его базовый
ток, текущий через резистор R2. Напряжение в точке С уменьшается,
вследствие чего уменьшается напряжение на выходе схемы. Схема
рассчитана так, что при максимальном выходном токе напряжение на
выходе не становится меньше минимума уровня логической 1 (2,4 В).
Резистор R4 ограничивает выходной ток при замыкании выхода на
общий провод, т.е. при коротком замыкании выходных клемм.
Во второй и третьей строчках таблицы истинности на один из
входов подан уровень логической 1, но по-прежнему на другой вход
подан уровень логического 0. Один из эмиттерных переходов
транзистора VT1 открыт и весь
анализ схемы остается в силе. На
выходе логического элемента уровень логической 1.
В четвертой строчке таблицы истинности на оба входа
логического элемента поданы уровни логической 1. Эмиттерные
переходы транзистора VT1 закрыты, поэтому напряжение в точке А
теперь не зависит от входных напряжений. Вспомним, что между
точкой А и общим проводом последовательно включены 3 p-n
перехода и анод верхнего по схеме соединен с источником питания
через резистор R1. Все эти p-n переходы открыты и напряжение в
19 вышеперечисленные p-n переходы закрыты. Так как закрыты эмиттерные p-n переходы транзисторов VT2 и VT4, то закрыты и сами транзисторы, т.е. их коллекторные токи равны 0. Транзистор VT3 открыт, так как на его базу подается напряжение источника питания через резистор R2. Напряжение в точке С, при отсутствии нагрузки на логический элемент, близко к напряжению источника питания (5 В). Напряжение в точке Е, т.е. на выходе Y элемента, меньше напряжения в точке С на удвоенное напряжение открытого p-n перехода (напряжение на эмиттерном переходе транзистора VT3 и на диоде VD), т.е. равно 5 0,7*2 = 3,6 В, а это есть уровень логической 1. При подключении схемы к нагрузке увеличивается коллекторный ток транзистора VT3, следовательно, увеличивается и его базовый ток, текущий через резистор R2. Напряжение в точке С уменьшается, вследствие чего уменьшается напряжение на выходе схемы. Схема рассчитана так, что при максимальном выходном токе напряжение на выходе не становится меньше минимума уровня логической 1 (2,4 В). Резистор R4 ограничивает выходной ток при замыкании выхода на общий провод, т.е. при коротком замыкании выходных клемм. Во второй и третьей строчках таблицы истинности на один из входов подан уровень логической 1, но по-прежнему на другой вход подан уровень логического 0. Один из эмиттерных переходов транзистора VT1 открыт и весь анализ схемы остается в силе. На выходе логического элемента уровень логической 1. В четвертой строчке таблицы истинности на оба входа логического элемента поданы уровни логической 1. Эмиттерные переходы транзистора VT1 закрыты, поэтому напряжение в точке А теперь не зависит от входных напряжений. Вспомним, что между точкой А и общим проводом последовательно включены 3 p-n перехода и анод верхнего по схеме соединен с источником питания через резистор R1. Все эти p-n переходы открыты и напряжение в
Страницы
- « первая
- ‹ предыдущая
- …
- 17
- 18
- 19
- 20
- 21
- …
- следующая ›
- последняя »