Элементы вычислительной техники. Марков Б.Г. - 21 стр.

UptoLike

Составители: 

21
этого резистора стремящегося к бесконечности, на выходе элемента
уровень 0, так как бесконечное сопротивлениеэто фактически
разрыв в цепи и вход никуда не подключен. Как показывают расчеты
и практика, уровень логической 1 на выходе элемента
поддерживается при сопротивлении резистора на входе <1,5 кОм.
При увеличении этого сопротивления напряжение на выходе плавно
уменьшается, пока
не достигнет уровня логического 0. По этой
причине, когда ко входу элемента подключен резистор, как,
например, в схемах генератора и одновибратора, рассмотренных
далее, сопротивление резистора не должно превышать это значение
(1,5 кОм).
Вопросы для самопроверки
3.1. Какова логика базового элемента ТТЛ?
3.2. Начертите схему элемента И-НЕ в интегральном исполнении.
3.3. Как определяется
напряжение в точке А на схеме рис. 5.?
3.4. Почему коллекторный p-n переход транзистора VT1 в схеме на
рис. 5 закрыт при открытом эмиттерном p-n переходе?
3.5. Как определяется напряжение в точке С на схеме рис. 5 при
открытом эмиттерном p-n переходе транзистора VT1?
3.6. Как определяется напряжение в точке С на схеме рис. 5 при
закрытом эмиттерном p-n переходе транзистора VT1?
3.7. Почему не могут быть открыты одновременно транзисторы
VT3 и VT4 в схеме на рис. 5?
3.8. Какова роль диода VD в схеме на рис. 5?
3.9. Определите ток коллектора транзистора VT3 при коротком
замыкании выхода в схеме на рис. 5.
3.10. Какой логический уровень установится на выходе элемента
И-НЕ (рис. 5), если к одному входу подсоединить резистор 1 кОм, а
второй вход оставить свободным?
                                                              21
этого резистора стремящегося к бесконечности, на выходе элемента
уровень 0, так как бесконечное сопротивление – это фактически
разрыв в цепи и вход никуда не подключен. Как показывают расчеты
и   практика,        уровень   логической     1   на   выходе   элемента
поддерживается при сопротивлении резистора на входе <1,5 кОм.
При увеличении этого сопротивления напряжение на выходе плавно
уменьшается, пока не достигнет уровня логического 0. По этой
причине,     когда    ко   входу   элемента   подключен   резистор, как,
например, в схемах генератора и одновибратора, рассмотренных
далее, сопротивление резистора не должно превышать это значение
(1,5 кОм).


    Вопросы для самопроверки
    3.1. Какова логика базового элемента ТТЛ?
    3.2. Начертите схему элемента И-НЕ в интегральном исполнении.
    3.3. Как определяется напряжение в точке А на схеме рис. 5.?
   3.4. Почему коллекторный p-n переход транзистора VT1 в схеме на
рис. 5 закрыт при открытом эмиттерном p-n переходе?
   3.5. Как определяется напряжение в точке С на схеме рис. 5 при
открытом эмиттерном p-n переходе транзистора VT1?
   3.6. Как определяется напряжение в точке С на схеме рис. 5 при
закрытом эмиттерном p-n переходе транзистора VT1?
   3.7. Почему не могут быть открыты одновременно транзисторы
VT3 и VT4 в схеме на рис. 5?
    3.8. Какова роль диода VD в схеме на рис. 5?
   3.9. Определите ток коллектора транзистора VT3 при коротком
замыкании выхода в схеме на рис. 5.
   3.10. Какой логический уровень установится на выходе элемента
И-НЕ (рис. 5), если к одному входу подсоединить резистор 1 кОм, а
второй вход оставить свободным?