ВУЗ:
Составители:
Классификация Д. Скилликорна состоит из двух уровней. На первом уровне
она проводится на основе восьми характеристик:
количества процессоров команд (IP);
числа запоминающих устройств (модулей памяти) команд
(IM);
типа переключателя между IP и IM;
количества процессоров данных (DP);
числа запоминающих устройств (модулей памяти) данных
(DM);
типа переключателя между DP и DM;
типа переключателя между IP и DP;
типа переключателя между DP и DP.
Используя введенные характеристики и предполагая, что рассмотрение
количественных характеристик можно ограничить только тремя возможными
вариантами значений: 0, 1 и л (т. е. больше одного), можно получить 28 классов
архитектур.
В классах 1—5 находятся компьютеры типа dataflow и reduction, не имеющие
процессоров команд в обычном понимании этого слова. Класс 6 — это классическая
фон-неймановская последовательная машина. Все разновидности матричных
процессоров содержатся в классах 7—10. Классы 11 и 12 отвечают компьютерам типа
MISD классификации Флинна и на настоящий момент, по мнению автора, пусты.
Классы с 13-го по 28-й занимают всесозможные варианты мультипроцессоров,
причем в 13—20 классах находятся машины с достаточно привычной архитектурой, в
то время, как архитектура классов 21—28 пока выглядит экзотично.
На втором уровне классификации Д. Скилликорн уточняет описание, сделанное
на первом уровне, добавляя возможность конвейерной обработки в процессорах
команд и данных.
Классификация В. Хендлера. В основу классификации Хендлер закладывает
явное описание возможностей параллельной и конвейерной обработки информации
вычислительной системой. При этом он намеренно не рассматривает различные
способы связи между процессорами и блоками памяти и считает, что
Классификация Д. Скилликорна состоит из двух уровней. На первом уровне
она проводится на основе восьми характеристик:
количества процессоров команд (IP);
числа запоминающих устройств (модулей памяти) команд
(IM);
типа переключателя между IP и IM;
количества процессоров данных (DP);
числа запоминающих устройств (модулей памяти) данных
(DM);
типа переключателя между DP и DM;
типа переключателя между IP и DP;
типа переключателя между DP и DP.
Используя введенные характеристики и предполагая, что рассмотрение
количественных характеристик можно ограничить только тремя возможными
вариантами значений: 0, 1 и л (т. е. больше одного), можно получить 28 классов
архитектур.
В классах 1—5 находятся компьютеры типа dataflow и reduction, не имеющие
процессоров команд в обычном понимании этого слова. Класс 6 — это классическая
фон-неймановская последовательная машина. Все разновидности матричных
процессоров содержатся в классах 7—10. Классы 11 и 12 отвечают компьютерам типа
MISD классификации Флинна и на настоящий момент, по мнению автора, пусты.
Классы с 13-го по 28-й занимают всесозможные варианты мультипроцессоров,
причем в 13—20 классах находятся машины с достаточно привычной архитектурой, в
то время, как архитектура классов 21—28 пока выглядит экзотично.
На втором уровне классификации Д. Скилликорн уточняет описание, сделанное
на первом уровне, добавляя возможность конвейерной обработки в процессорах
команд и данных.
Классификация В. Хендлера. В основу классификации Хендлер закладывает
явное описание возможностей параллельной и конвейерной обработки информации
вычислительной системой. При этом он намеренно не рассматривает различные
способы связи между процессорами и блоками памяти и считает, что
Страницы
- « первая
- ‹ предыдущая
- …
- 38
- 39
- 40
- 41
- 42
- …
- следующая ›
- последняя »
