ВУЗ:
Составители:
Рубрика:
2.4 Смоделировать мультиплексор, разработанный в п. 1.3, в
среде Electronics Workbench. Для имитации работы
спроектированной схемы подключить ее адресные входы к
генератору слов Word Generation, включив его в ручном режиме
Step. Задать с помощью ключей управляющий код на шине данных
D, соответствующий заданному преподавателем номеру варианта.
2.5 Получить временные диаграммы информационных,
адресных и выходных сигналов мультиплексора на экране
логического анализатора Logic Analizer.
2.6 Повторить п.п. 2.4-2.5, используя в качестве
мультиплексора ГИС 74151.
2.7 Смоделировать трехразрядный сумматор, разработанный в
п. 1.4, в среде Electronics Workbench. Пример моделирования
графической схемы двухразрядный
сумматор в программе
Electronics Workbench приведен на рисунке 3.
Рисунок 3
Поочередно подавая все возможные комбинации входных
сигналов с помощью соответствующих ключей, убедиться в
правильной работе сумматора по состоянию логических пробников
на его выходах и наблюдая за изменением показаний Decoded Seven-
Segment Display (семисегментного индикатора с двоично-
десятичным дешифратором на входе), подключенного к его
выходам. Составить соответствующую таблицу истинности.
3 Обработка экспериментальных данных
3.1 Составить отчет о выполнении лабораторной работы.
Включить в отчет результаты выполнения домашнего задания,
2.4 Смоделировать мультиплексор, разработанный в п. 1.3, в
среде Electronics Workbench. Для имитации работы
спроектированной схемы подключить ее адресные входы к
генератору слов Word Generation, включив его в ручном режиме
Step. Задать с помощью ключей управляющий код на шине данных
D, соответствующий заданному преподавателем номеру варианта.
2.5 Получить временные диаграммы информационных,
адресных и выходных сигналов мультиплексора на экране
логического анализатора Logic Analizer.
2.6 Повторить п.п. 2.4-2.5, используя в качестве
мультиплексора ГИС 74151.
2.7 Смоделировать трехразрядный сумматор, разработанный в
п. 1.4, в среде Electronics Workbench. Пример моделирования
графической схемы двухразрядный сумматор в программе
Electronics Workbench приведен на рисунке 3.
Рисунок 3
Поочередно подавая все возможные комбинации входных
сигналов с помощью соответствующих ключей, убедиться в
правильной работе сумматора по состоянию логических пробников
на его выходах и наблюдая за изменением показаний Decoded Seven-
Segment Display (семисегментного индикатора с двоично-
десятичным дешифратором на входе), подключенного к его
выходам. Составить соответствующую таблицу истинности.
3 Обработка экспериментальных данных
3.1 Составить отчет о выполнении лабораторной работы.
Включить в отчет результаты выполнения домашнего задания,
Страницы
- « первая
- ‹ предыдущая
- …
- 82
- 83
- 84
- 85
- 86
- …
- следующая ›
- последняя »
